安捷倫科技突破性的SerDes 專(zhuān)利半導體核心技術(shù)可以在每個(gè)芯片中集成150條信道
與以往相比,突破性的IP Core可以在一個(gè)芯片上集成更多的SerDes信道。通過(guò)集成多條信道,網(wǎng)絡(luò )設備制造商(NEMs)可以提高SerDes系統設計的可靠度,縮小其尺寸、并降低其復雜程度及成本,實(shí)現下一代高帶寬網(wǎng)絡(luò )和存儲系統。
安捷倫科技公司半導體產(chǎn)品事業(yè)部大中國區總經(jīng)理趙子澤先生表示:“安捷倫已經(jīng)成為嵌入式SerDes技術(shù)的領(lǐng)導者。本次推出的新產(chǎn)品進(jìn)一步強化了我們在該領(lǐng)域的領(lǐng)導地位。我們希望為廣大客戶(hù)及時(shí)、大批量地提供這些復雜的高性能芯片,使他們能從這種突破性的技術(shù)中受益?!?/P>
安捷倫在A(yíng)SIC領(lǐng)域的能力基于該公司設計支持超高SerDes信道數的高晶體管ASIC的經(jīng)驗。安捷倫曾經(jīng)在一個(gè)CMOS(互補金屬氧化物半導體)芯片上集成了50多條2.5 Gb/s的發(fā)射和接收信道;而后,又生產(chǎn)了一種集成了36條多速率SerDes信道的ASIC,每條信道的工作速率高達3.125 GB/s。
安捷倫新推出的嵌入式SerDes Core展示了業(yè)內最低的抖動(dòng)性能。抖動(dòng)性能是用來(lái)衡量網(wǎng)元的工作性能的一個(gè)關(guān)鍵指標,抖動(dòng)越低,性能越好。網(wǎng)絡(luò )中感應到的任何相位偏差或抖動(dòng)都可能會(huì )導致傳輸質(zhì)量下降、誤碼和數據丟失。安捷倫新推出的SerDes Core的均方根(RMS)低于2皮秒,實(shí)現了優(yōu)秀的隨機抖動(dòng)性能,可以在網(wǎng)絡(luò )設備背板應用中支持優(yōu)于10-17的誤碼率(BER)。BER表明了一個(gè)比特被誤釋的概率,BER越低,數據傳輸越可靠、一致性越高。
安捷倫提供的新型0.13微米SerDes Core,可以組合在超高信道數的芯片中。低功率 Core的典型工作功率為75mW,符合XAUI、光纖通道和InfiniBand標準。它還帶有可以選擇的參考時(shí)鐘,并支持背板應用和芯片到芯片應用。其最大可用行程 (定義為一串連續的1或0) 超過(guò)100位,高于SONET/SDH要求。
安捷倫擁有二十多年的ASIC設計和制造經(jīng)驗,開(kāi)發(fā)出了一流的分層設計方法和試驗設計功能。安捷倫在設計和制造這些芯片時(shí),保持著(zhù)很高的一次合格率。這些優(yōu)勢與完整的專(zhuān)利產(chǎn)品系列相結合,便于為通信、影像和計算等多種應用領(lǐng)域迅速提供優(yōu)質(zhì)、高性能的ASIC。如需更多信息,請訪(fǎng)問(wèn)網(wǎng)址:www.agilent.com/semiconductors。
評論