基于 ZigBee 技術(shù)的 RFID 系統的設計
采用JATMEL公司的AVR系列單片機ATlnega16L和ATmega64L比較合適。ATlnega16L、64L足摯下增強 AVRRISC結構的低功耗8位CMOS微控制器,由于其先進(jìn)的指令集以及單時(shí)鐘周期指令執行時(shí)間,該控制器的數據吞吐率高達1MIPS/MHz,從而 可以緩減系統在功耗和處理速度之間的矛盾。
2.3實(shí)際工作電路
本系統電路如圖2、3所示,分別為應答器和瀆卡器。讀卡器最終要完成與上位機的通信,所以本設計應用串口協(xié)議轉換芯片AD101完成兩臺設備的數據傳輸。
3RFID系統的軟件設計
無(wú)線(xiàn)網(wǎng)絡(luò )的軟件設計是實(shí)現遠距離RFID系統必不可少的部分,本課題所涉及的軟件部分重點(diǎn)包括以下兩方面:
(1)讀卡器,也就是主節點(diǎn),主要是Atmega64L與Atmega16L,以及MCU與無(wú)線(xiàn)模塊通信的收發(fā)程序。
(2)應答器,也就是終端節點(diǎn),實(shí)現終端節點(diǎn)與豐節點(diǎn)的數據交換。在設計各部分程序之前,首先要了解Chipcon公司的CC2420開(kāi)發(fā)平臺通訊協(xié)議的模型結構和所使用的編程工具,以及本系統中無(wú)線(xiàn)網(wǎng)絡(luò )系統軟件的特點(diǎn)。
3.1讀卡器的軟件設計
讀卡器是整個(gè)無(wú)線(xiàn)網(wǎng)絡(luò )的管理員,它將負責網(wǎng)絡(luò )的建立、地址的分配和成員的加入、節點(diǎn)設備數據的更新、設備關(guān)聯(lián)表的維護并根據網(wǎng)絡(luò )的狀況自動(dòng)更新。 ZigBee網(wǎng)絡(luò )要求至少一個(gè)FFD作為網(wǎng)絡(luò )主節點(diǎn)。要建立一個(gè)網(wǎng)絡(luò ),第一個(gè)節點(diǎn)必須被配置成主節點(diǎn),這樣才能管理以后添加到網(wǎng)絡(luò )的其它節點(diǎn)。由于主節點(diǎn) 處于網(wǎng)絡(luò )的最上層,功能復雜,因此時(shí)主節點(diǎn)的硬件配置也有較高的要求,主節點(diǎn)一般是由電源供電。本課題中讀卡器相當于整個(gè)網(wǎng)絡(luò )的主節點(diǎn),而應答器作為終端 節點(diǎn)。一旦主設備將節點(diǎn)設備同網(wǎng)絡(luò )連接,便可以實(shí)現通信。圖4為在網(wǎng)絡(luò )建立成功的基礎上讀卡器的工作流程圖。
評論