寄生電容--用在多支路總線(xiàn)上的連接器
2、電路走線(xiàn)電容
根據走線(xiàn)的阻抗和傳播延時(shí),采用下式可以計算每英寸長(cháng)度電路走線(xiàn)的電容:
其中:TD=走線(xiàn)傳播延時(shí),PS/IN
ZO走線(xiàn)阻抗,Ω
C=電容,PF/IN
3、接收器和驅動(dòng)器電容
在很多高速接收器的技術(shù)規范文檔中,生產(chǎn)商說(shuō)明了其電容參數。但是,如果沒(méi)有技術(shù)規范文檔,可以采用圖1.6所示的電路測量其中一個(gè)樣品。測量時(shí),調整脈沖發(fā)生器產(chǎn)生一個(gè)脈沖,使其電壓大小處于接收器有效范圍的中間,而且幅值和實(shí)際應用條件下的幅值相差不多。給接收器上電。一般典型的電容值為2~10PF。
一個(gè)三態(tài)驅動(dòng)器在處于關(guān)閉狀態(tài)時(shí)的電容是很大的。很多生產(chǎn)商不提供這個(gè)電容參數,希望用戶(hù)忽略這個(gè)因素。實(shí)際上驅動(dòng)器由很大的晶體管組成,當其關(guān)閉時(shí)具有非常大的寄生電容。
只有通過(guò)測量的方法才能得到驅動(dòng)器的實(shí)際電容,采用的是與接收器相同的測量方式。發(fā)送門(mén)加上電源,但其輸出使禁止,使脈沖發(fā)生器偏置在門(mén)電路的有效范圍。測量值一般不會(huì )高于80PF。
例:走線(xiàn)電容
一條內部走線(xiàn),從連接器引出,首先進(jìn)入一個(gè)驅動(dòng)芯片,然后到一個(gè)接收器,總長(cháng)0.75IN其電容是多少?
TD=180PD/IN(FR-4內部走線(xiàn))
ZO=50Ω
4、均勻間隔負載
電容集中到一點(diǎn)相比,對于信號的傳播,間隔均勻地布放總線(xiàn)分支點(diǎn),可以減小總線(xiàn)阻抗,降低干擾的影響。
在一個(gè)插板式的機架系統中,如果插槽沿著(zhù)母板卡均勻安置,并且每個(gè)板卡都插在插槽上,這時(shí)的均勻間隔模型是適用的。如果系統工作時(shí)有些插槽總是空的,均勻間隔模型將不再適用。
有一種折衷模型的假定連接器的電容在每個(gè)插槽中,但沒(méi)有插卡。只有連接器電容的作用對降低背板的阻抗、降低傳輸速度的影響是顯著(zhù)的。降低背板的阻抗帶來(lái)一個(gè)好效果:當插入每塊板卡時(shí),對整個(gè)傳輸特性的影響很小。
5、低速總線(xiàn)
如果不需要很高的速度,可以在多支路總線(xiàn)中考慮源端端接。這種情況下可以省略圖9.9中總路線(xiàn)兩端的電阻,通過(guò)一個(gè)串聯(lián)衰減電阻把每個(gè)三態(tài)輸出連接到總線(xiàn)上,接收端可以直接連到總線(xiàn)上。在插板式的機架應用中,這種拓撲結構的鋮點(diǎn)在于,在背板上不需要端接元件。
如果驅動(dòng)器的上升時(shí)間比總的電氣長(cháng)度長(cháng),總線(xiàn)作為一個(gè)集總電路元件,因此沒(méi)有反射。源端電阻給總線(xiàn)的集總電容充電,雖然緩慢,但卻是正常的方式。
如果驅動(dòng)器的上升時(shí)間和總線(xiàn)的電氣長(cháng)度相當,總線(xiàn)上會(huì )出現反射。我們可以減緩驅動(dòng)器的上升時(shí)間,直到總線(xiàn)考慮不周為一個(gè)集總電路,從而減少反射。通過(guò)使源端電阻大于總線(xiàn)阻抗,就會(huì )得到RC上升時(shí)間的效果,隨著(zhù)阻抗的增加,系統達到一個(gè)慢的單調的RC上升特性。連接器的電容,以及其他走線(xiàn)和驅動(dòng)端或接收端電容,都通過(guò)源端電阻緩慢地充電。
如果可以提供等待,總路線(xiàn)在每個(gè)時(shí)鐘之間穩定下來(lái),那么就可以采用一個(gè)大的源端電阻,從而具有以下優(yōu)點(diǎn):
降低功耗,靜態(tài)驅動(dòng)電流為零
簡(jiǎn)單,背板上不需要端接電阻
降低EMI,減少了渡過(guò)連接器的電流
評論