中頻信號處理板的設計與實(shí)現
2 軟件系統實(shí)現
整板的軟件由FPGA部分實(shí)現信號的調制解調、信號捕獲、編解碼等功能;DSP(6415)部分實(shí)現控制碼的產(chǎn)生、系統的配置、通信的控制等功能;DSP(6713)部分用于用戶(hù)程序的實(shí)現,可以根據用戶(hù)的需要編寫(xiě)應用程序幾個(gè)部分組成。整板軟件組成圖如圖3所示,其軟件流程圖如圖4所示。本文引用地址:http://dyxdggzs.com/article/154750.htm
3 試驗驗證
設計完成后進(jìn)行了大量的試驗,接收試驗中試驗設備產(chǎn)生一路70 MHz,帶寬為5 MHz的MSK信號,通過(guò)一分四的公分器送給A/D,FPGA采樣完成后進(jìn)行解調和解碼產(chǎn)生信息送DSP(6415),DSP(6415)根據消息進(jìn)行處理后分類(lèi)送DSP(6713),完成整板的接收試驗,試驗框圖如圖5所示。
發(fā)射試驗通過(guò)DSP(6713)產(chǎn)生用戶(hù)所需消息送DSP(6415),DSP(6415)根據用戶(hù)送來(lái)的消息進(jìn)行分類(lèi)整理,生成發(fā)送消息所需的控制碼,把經(jīng)過(guò)處理的消息和控制碼送給FPGA,FPGA根據消息和控制碼進(jìn)行消息的編碼和調制送D/A發(fā)射。試驗框圖如圖6所示。
通過(guò)大量的試驗驗證,充分驗證了本設計的可行性和工程實(shí)現性。
4 結論
通過(guò)采用雙DSP加FPGA構建的中頻信號處理板方案能更好地完成中頻的調制解調、編碼解碼和消息的預處理以及能開(kāi)發(fā)用戶(hù)程序。對時(shí)序要求嚴格的算法由FPGA實(shí)現,系統控制和消息處理由DSP(6415)實(shí)現,用戶(hù)的應用程序由DSP(6713)來(lái)實(shí)現,這樣使整個(gè)中頻信號處理板調試更加方便,能更好地適應用戶(hù)的需求。
評論