C-RAN帶來(lái)無(wú)線(xiàn)移動(dòng)通信的新機遇和挑戰
業(yè)界對于發(fā)展C-RAN主要疑慮包括兩個(gè)方面:
(1)基帶數字信號傳輸的帶寬和成本問(wèn)題
與傳統的RAN架構相比,CPRI/Ir/OBRI接口上傳送的基帶數據信號速率是普通Abis/Iub接口傳送的解調后的業(yè)務(wù)數據信號速率的100倍以上。四載波三扇區的TD-SCDMA基站的基帶數字信號傳輸帶寬需求達到4Gbit/s,而20MHz單載波三扇區TD-LTE基站的基帶數字信號傳輸帶寬需求接近30Gbit/s。如果為節約光纖傳輸資源,RRU采用串聯(lián)方式接入到BBU池,總的傳輸帶寬可能達到100 ~1000Gbit/s,無(wú)疑給光傳輸網(wǎng)造成很大的壓力。
為降低光傳輸網(wǎng)的數據傳輸負載,一些廠(chǎng)商提出了CPRI/Ir/OBRI接口的數據壓縮方案,包括降采樣率、非線(xiàn)性量化、IQ數據壓縮、子載波壓縮等技術(shù)方案,但以上這些技術(shù)方案,或增加設備實(shí)現的復雜度,或嚴重惡化系統性能,或產(chǎn)生較高的設備成本,幾方面因素無(wú)法兼顧。
是否能找到一種方法實(shí)現基帶數字信號的完美壓縮將可能影響C-RAN技術(shù)的推廣應用。
(2)通用處理器何時(shí)真正完美支持實(shí)時(shí)無(wú)線(xiàn)信號處理
通用處理器是C-RAN去電信化的集中表現,從計算能力和成本角度考慮,通用處理器作為軟件化程度最高的處理方式應該成為發(fā)展趨勢。與現有DSP處理器相比,通用處理器的操作系統和虛擬化能力也是其優(yōu)勢所在。
通用處理器在結構和指令上與信號處理器有很大的區別。數字信號處理中存在大量數字累加計算(MACs),傳統信號處理器為適應這種工作模式專(zhuān)門(mén)添加了進(jìn)行單周期乘法操作的專(zhuān)門(mén)硬件和MAC指令。通用處理器高速緩存中的數據和指令無(wú)法被程序開(kāi)發(fā)者直接控制,而對于信號處理器這些數據和指令對程序開(kāi)發(fā)者是透明的。另外,通用處理器還不具備類(lèi)似數字信號處理器的零循環(huán)控制機制和適用于數字信號處理的特殊尋址機制,程序執行時(shí)間也無(wú)法準確預測。
如果要將通用處理器應用于實(shí)時(shí)信號處理,就必須針對處理器的結構和指令作必要的改變。
6 結束語(yǔ)
針對移動(dòng)通信建網(wǎng)和運維成本的上升、多標準同時(shí)運營(yíng)、移動(dòng)互聯(lián)網(wǎng)帶來(lái)網(wǎng)絡(luò )負荷沖擊等現階段網(wǎng)絡(luò )運營(yíng)面對的實(shí)際問(wèn)題,從網(wǎng)絡(luò )結構入手提出了創(chuàng )新的C-RAN網(wǎng)絡(luò )架構,“顛覆性”地改變了移動(dòng)通信網(wǎng)原有的建設和運營(yíng)模式,極可能為將來(lái)移動(dòng)通信市場(chǎng)開(kāi)辟新的發(fā)展空間。
我們也需要看到,目前C-RAN技術(shù)框架內還有一些技術(shù)細節仍待商榷,一些關(guān)鍵技術(shù)問(wèn)題仍待攻克。C-RAN在其后繼演進(jìn)中應積極消化吸收來(lái)自設備廠(chǎng)商解決方案的已有技術(shù)成果,以期達到最終完善的目的。
評論