基于LXI總線(xiàn)的1553B通訊模塊設計與開(kāi)發(fā)
2.3 宏功能模塊RAM生成
CycloneII器件內部的RAM塊只有M4K一種,可用來(lái)實(shí)現真正的雙端口、簡(jiǎn)單雙端口和單端口的RAM,可以支持移位寄存器和ROM方式。用QuartusII內所帶的MegaWizard管理器來(lái)生成RAM,首先運行MegaWizard管理器選擇“創(chuàng )建一個(gè)新的宏功能”,在出現的對話(huà)框內選擇Insta lled Plug-Ins下的memory compiler下的RAM:1-PORT,如圖3所示。本文引用地址:http://dyxdggzs.com/article/154578.htm
在接下來(lái)的各頁(yè)中選擇如下參數:數據線(xiàn)寬度16位;存儲64個(gè)字;自動(dòng)單時(shí)鐘驅動(dòng);選擇生成*.v,*.bsf,*_inst.v,*_bb.v,*_waveforms.html 5個(gè)文件。其他參數默認即可。
2.4 以太網(wǎng)接口設計
以太網(wǎng)控制器選用DM9000A,芯片為48管腳的LQFP封裝,支持處理器接口以字節/字模式的I/O命令操作內部存儲器數據,集成10/100M帶有AUTO-MDIX的接收器,支持用于全雙工流控制的IEEE802.3x標準,提供IP/TCP/UDP校驗和生成以及校驗過(guò)程,可選的EEPROM配置。
DM9000A與控制器和RJ45連接器的連接如圖4所示。DM9000A與控制器有兩種數據總線(xiàn)寬度的連接方式,即8位/16位模式,論文選用16位操作模式。DM9000A通過(guò)TX+、TX-、RX+和RX- 4條線(xiàn)與自帶隔離變壓器的RJ45轉換器相連。RESET引腳為DM9000A的復位引腳,低電平有效;X1外接25 Hz時(shí)鐘頻率。
tcp/ip相關(guān)文章:tcp/ip是什么
評論