<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 手機與無(wú)線(xiàn)通信 > 設計應用 > 基于IQ解調器中頻至基帶接收機

基于IQ解調器中頻至基帶接收機

作者: 時(shí)間:2012-08-27 來(lái)源:網(wǎng)絡(luò ) 收藏

圖3. 系統EVM,數字VGA增益=11

本文引用地址:http://dyxdggzs.com/article/154060.htm
圖4. 系統EVM,數字VGA增益=00

圖4. 系統EVM,數字VGA增益=00

圖3和圖4說(shuō)明,施加于 ADRF6510 的信號電平必須保持足 夠低以免壓縮輸入級和/或濾波器。在最高AGC設定點(diǎn) (500mVrms和707mVrms), ADL5387的輸入開(kāi)始壓縮并給EVM造成額外下降。當AGC設定點(diǎn)位于最低點(diǎn) (88mVrms)時(shí),可實(shí)現最佳EVM。當設定點(diǎn)為250mVrms 時(shí),EVM已經(jīng)開(kāi)始下降。

圖5比較了 ADL5336VGA上的最小和最大數字增益設置(VGA 均設置為增益代碼11或增益代碼00)間的EVM,此時(shí)VGA1 和VGA2設定點(diǎn)分別為250 mVrms和88 mVrms。

圖5. 系統EVM,VGA1設定點(diǎn)=250MVRMS,VGA2設定點(diǎn)=88MVRMS

圖5. 系統EVM,VGA1設定點(diǎn)=250MVRMS,VGA2設定點(diǎn)=88MVRMS

對于給定AGC設定點(diǎn),當最大增益代碼為11時(shí),從VGA2 至VGA1的切換在VGA2超出增益范圍后發(fā)生;因此,施加于 ADRF6510 的信號電平繼續增加(同時(shí)EVM下降),直至 VGA1到達設定點(diǎn)。一旦VGA1到達設定點(diǎn),EVM再次變平;因此施加于 ADRF6510 的信號電平在大約5 dBm的輸入功率下不會(huì )變化,除非VGA1超出增益范圍。當最大增益代碼設置為00時(shí),VGA均可提供更多衰減,因此允許VGA2偏移動(dòng)態(tài)范圍,以免在輸入功率低至與最大增益代碼為11時(shí)相同的情況下到達設定點(diǎn)。這樣VGA2可在較高輸入功率下保持在設定點(diǎn),使VGA2至VGA1的切換可發(fā)生在VGA2超出增益范圍之前。這樣就能確保施加于 ADRF6510的信號電平保持在恒定值,直至到達輸入功率范圍最高點(diǎn)。

圖6比較了 ADL5336 VGA上的最小和最大數字增益設置(VGA 均設置為增益代碼11或增益代碼00)間的EVM;不過(guò)VGA1 和VGA2設定點(diǎn)分別為707mVrms和88mVrms。

圖6. 系統EVM,VGA1設定點(diǎn)=707MVRMS,VGA2設定點(diǎn)=88MVRMS

圖6. 系統EVM,VGA1設定點(diǎn)=707MVRMS,VGA2設定點(diǎn)=88MVRMS

圖6中的動(dòng)態(tài)特性與圖5相同,只不過(guò)更為夸張。當最大增益代碼為00時(shí),VGA2在約-40dBm的輸入功率下到達設定點(diǎn)。其保持設定點(diǎn)至約-10dBm,此時(shí)VGA1尚未到達707mVrms的設定點(diǎn)。除非輸入功率約為0dBm,并且EVM開(kāi)始略微變平,否則VGA1不會(huì )到達設定點(diǎn)。當最大增益設置為11時(shí),相同情況再次發(fā)生;不過(guò),VGA2僅保持設定點(diǎn)至大約-20dBm,因為再無(wú)更多增益可用于獲得規定的設定點(diǎn)。

常見(jiàn)變化

系統和頻率合成器

為 ADL5387提供2XLO的信號發(fā)生器可被寬帶頻率合成器取 代,例如 ADF4350,該器件集成了VCO。 ADF4350 屬于一個(gè)頻率合成器系列,該系列具有135MHz至4350MHz的寬頻率范圍,且具有變化的相位噪聲和輸出功率指標,因此很容易找到符合應用所需規格的器件。

系統和ADC

為系統添加ADC以對 ADRF6510的I和Q信號進(jìn)行采樣正是完善模擬信號鏈自然演化的結果。雙通道ADC,例如AD9248,提供14位分辨率,且采用20MSPS、40MSPS或65MSPS采樣速率。建議在 ADRF6510 和 AD9248 的輸出之間放置抗混疊濾波器??够殳B濾波器設計示例請參考 ADRF6510 數據手冊。

ADRF6510 輸出共模電壓考慮因素

ADRF6510 輸出共模電壓可在1.5V至3.0V范圍內調節,且不會(huì )損失驅動(dòng)能力。許多現代ADC的輸入共模電壓小于1.5V。將VOCM引腳驅動(dòng)至小于1.5 V的輸出共模電壓使 ADRF6510 的失真性能開(kāi)始下降;但器件在小于1.5 V的共模電平下仍可工作。為了保持失真性能,可能需要直流電平轉換電路,或者可使用具有較低共模電壓的集成式濾波器和VGA器件,例如ADRF6516。

電路評估與測試

需要/使用的設備

信號發(fā)生器包括:

Agilent E4438C vector signal generator

AgilentE4438C矢量信號發(fā)生器

信號捕獲器件有

AgilentDSO90604A示波器

EVM運算器件包括:

Agilent89600VSA軟件

運行WindowsXP的PC,通過(guò)USB電纜連接到示波器

電源包括:

±5V電源除 AD8130電路板需要±5V外,所有電路板均需要+5V

評估板包括:

ADL5336-EVALZ (需要一個(gè))

ADL5387-EVALZ (需要一個(gè))

ADRF6510-EVALZ (需要一個(gè))

AD8130-EBZ (需要兩個(gè))

開(kāi)始使用

要使用 ADL5336和 ADRF6510,需要評估軟件來(lái)控制每個(gè)器件的各個(gè)方面。此軟件可在工具、軟件和仿真模型鏈接中的各個(gè)產(chǎn)品網(wǎng)頁(yè)上找到。

下載和安裝軟件后,將USB電纜從電腦連接到評估板,然后針對需要控制的器件運行軟件。

功能框圖

圖7顯示了用于測試接收鏈的測試設置的功能框圖。 ADL5336評估板僅允許單端輸入和輸出。 ADL5387板上的RF輸入也是如此。矢量信號發(fā)生器上的RF輸出端口僅為單端;因此,發(fā)生器與 ADL5336的輸入之間需要巴倫。如圖7 所示,直至 AD8130差動(dòng)放大器的其余信號路徑均為差分。 由于示波器僅允許對單端信號進(jìn)行采樣,同時(shí)受VSA軟件控制,因此需要差分轉單端轉換。

設置與測試

測試設置的第一步是開(kāi)啟所有測試設備。測試設備預熱時(shí),電路板必須正確配置以便在信號鏈內正常使用。

在 ADL5336上,應確保安裝0w跳線(xiàn)電阻,將VGA1輸出連接到VGA2輸入。

在A(yíng)DL5387電路板上,旁路輸出巴倫以在A(yíng)DL5387和ADRF6510之間構建完整的差分、直流耦合信號路徑。

在 ADRF6510電路板上,執行下列操作:

旁路輸入和輸出巴倫

在輸出信號線(xiàn)路上放置1k差分輸出負載(每個(gè)輸出路徑上放置兩個(gè)接地的500電阻就足夠了)



關(guān)鍵詞: 基帶 接收機 中頻 解調器 IQ 基于

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>