<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 在Protel99SE下實(shí)現可編程邏輯器件設計

在Protel99SE下實(shí)現可編程邏輯器件設計

作者: 時(shí)間:2004-12-10 來(lái)源:網(wǎng)絡(luò ) 收藏
摘要:通過(guò)工程實(shí)例介紹了在DSP?Digital Signal Processing數字信號處理?系統中,利用PRO-TEL99SE嵌套的Advanced Protel PLD99硬件描述語(yǔ)言CUPL進(jìn)行的方法。

關(guān)鍵詞:(PLD);硬件描述語(yǔ)言(CUPL);Protel99se

1 引言

在以往的DSP中,采用TTL、CMOS電路和專(zhuān)用數字電路進(jìn)行設計時(shí),對電路的處理功能是固定的,用戶(hù)不能定義或修改其功能。但隨著(zhù)電子技術(shù)的發(fā)展和工程對所需功能復雜程度的進(jìn)一步提高,系統將需要很多芯片,這樣,在芯片之間,以及芯片和印刷電路板的布線(xiàn)和接點(diǎn)也相應增多,因而導致系統的可靠性下降和功耗增加,這樣也就越來(lái)越不能滿(mǎn)足工程實(shí)際的需要。而大規模邏輯器件?PLD:Programmable Logic Device?和基于芯片的EDA?Electronic Design Automatic電子設計自動(dòng)化?工具軟件則可以解決這一問(wèn)題。半導體技術(shù)的提高使ASIC?Application Specific Integrated Circuit:特定用途集成電路?設計技術(shù)日趨完善,同時(shí)可編程邏輯器件在結構、工藝、集成度、功能、速度、靈活性等方面的改進(jìn)和提高,也為高效率、高質(zhì)量、靈活設計數字系統提供了可靠性。此外,CPLD?Complex Pro-grammable Logic Device?或FPGA?Field Programmable Array?技術(shù)的出現,又為DSP提供了一種嶄新的方法,并使CPLD或FPGA設計的DSP系統具有良好的實(shí)用性和極強的實(shí)時(shí)性。

在Protel99se嵌套的PLD99的開(kāi)發(fā)環(huán)境下,可編程邏輯器件設計可以直接面向用戶(hù)要求,自上而下地逐層完成相應的描述、綜合、優(yōu)化、仿真與驗證,直到生成能夠下載到器件的JED文件,該方法結構嚴謹,易于操作,其設計流程如圖1所示。

2 實(shí)例介紹

在某工程中,要求利用SYN0,SYN1,SYN2,SYN3,SYN4,SYN5作為同步信號進(jìn)行64個(gè)通道的選擇,以使64個(gè)通道在不同時(shí)刻進(jìn)行工作,電路產(chǎn)生的發(fā)射脈沖連接在64個(gè)雙晶探頭上,然后將雙晶探頭產(chǎn)生的原始回波信號a1,b1,c1,d1經(jīng)過(guò)AD8184?四選一開(kāi)關(guān)?輸出到信號板進(jìn)行處理。

3 設計過(guò)程

3.1 確定設計目的

由于每一通道的電路都是相同的,考慮到硬件電路以及電路板容量的問(wèn)題,可先將64個(gè)通道分成16組,即每塊電路PCB板設計四個(gè)通道,這16組利用SYN2,SYN3,SYN4,SYN5和撥碼開(kāi)關(guān)S1選通,然后利用SYN0,SYN1產(chǎn)生選通每塊電路板的四個(gè)通道的選通信號A0、A1和輸出使能EN,其電路原理如圖2所示,信號的先后次序及邏輯關(guān)系見(jiàn)圖3。

3.2 PLD器件的選擇和輸入輸出的確定

由于CUPL語(yǔ)言與器件和生產(chǎn)廠(chǎng)家無(wú)關(guān),根據設計目的和要求,最簡(jiǎn)單、最常用的GAL22V10可以作為目標器件。根據GAL22V10的技術(shù)資料和器件各個(gè)管腳的定義,可將同步信號SYN0,SYN1,SYN2 ,SYN3,SYN4,SYN5和撥碼開(kāi)關(guān)S1的四個(gè)管腳作為輸入信號,即選擇2~11為輸入管腳,13腳直接接地,14~20為輸出管腳,其中14~17腳用來(lái)進(jìn)行通道選擇,18、19腳作為AD8184的選通信號,20腳作為AD8184的輸出使能,參見(jiàn)圖2。

圖3 信號邏輯關(guān)系圖

3.3 創(chuàng )建包括頭信息的源文件

在PLD99的開(kāi)發(fā)環(huán)境下,根據上述設想及管腳分配,利用Protel99se模板和硬件描述語(yǔ)言CUPL定義輸入輸出管腳,以創(chuàng )建包括頭信息的文本文件Tan-Shang.pld,然后用CUPL語(yǔ)言寫(xiě)出如下的中間變量邏輯式和邏輯等式?注:由于描述變量EN的乘積項過(guò)多,故將變量EN分成中間變量EN1和EN2?,并完善文本文件。經(jīng)過(guò)一系列設置后便可編譯原文件,編譯成功后會(huì )提示Compilation successful,方法如下:

/** Declarations and Intermediate Variables **/

EN1=!(k1 & k2 & k3 & k4 & syn2 & syn3 & syn4 & syn5

#!k1 & k2 & k3 & k4 & !syn2 & syn3 & syn4 & syn5

#k1 & !k2 & k3 & k4 & syn2 & !syn3 & syn4 & syn5

#!k1 & !k2 & k3 & k4 & !syn2 &!syn3 & syn4 & syn5

#k1 & k2 & !k3 & k4 & syn2 & syn3 & ?。螅睿?& syn5

#!k1 & k2 & !k3 & k4 & !syn2 & syn3 & ?。螅睿?& syn5

#k1 & ?。耄?& ?。耄?& k4 & syn2 & ?。螅睿?& ?。螅睿?& syn5

#?。耄?& ?。耄?& ?。耄?& k4 & ?。螅睿?&?。螅睿?& ?。螅睿?& syn5??

EN2=?。ǎ耄?& k2 & k3 & ?。耄?& syn2 & syn3 & syn4 & ?。螅睿?/P>

#?。耄?& k2 & k3 & ?。耄?& ?。螅睿?& syn3 & syn4 &?。螅睿?/P>

#k1 & ?。耄?& k3 &?。耄?& syn2 &?。螅睿?& syn4 & ?。螅睿?/P>

#?。耄?& ?。耄?& k3 & ?。耄?& ?。螅睿?& ?。螅睿?& syn4 & ?。螅睿?/P>

#k1 & k2 & ?。耄?& ?。耄?& syn2 & syn3 &?。螅睿?& ?。螅睿?/P>

#?。耄?& k2 & ?。耄?& ?。耄?& ?。螅睿?& syn3 & ?。螅睿?&! syn5

#k1 & !k2 & !k3 & !k4 & syn2 &!syn3 & !syn4 & !syn5

#!k1 & !k2 & !k3 & !k4 &!syn2 & !syn3 &!syn4 &!syn5);/** Logic Equations **/

EN=EN1&EN2?

A1=!syn1 &!EN?

A0=!syn0 &!EN?

a=!A1&!A0& !EN?

b=!A1&A0& !EN?

c=A1&!A0& !EN?

d=A1&A0&!EN?

圖4 查看波形輸出文件

3.4 設置仿真向量

通過(guò)創(chuàng )建仿真測試文件TanShang.SI可進(jìn)行仿真測試,以產(chǎn)生如圖3的仿真波形,當編譯和仿真成功后,即可得到可下載到可編程邏輯器件的JED文件。該仿真測試文件Tanshang.SI如下:

ORDER:syn5,syn4,syn3,syn2,syn1,syn0,k4,k3,k2,k1,OE,EN,A1,A0,a,b,c,d;

VECTORS:

00000000001LHHLLLH

00000100001LHLLLHL

00001000001LLHLHLL

00001100001LLLHLLL

從仿真結果很明顯地可以看出:撥碼開(kāi)關(guān)的四位K1,K2,K3,K4分別代表00~0F(十六進(jìn)制碼)這16組,而每組的四個(gè)通道的輸出為a,b,c,d;由于SYN0,SYN1,SYN2,SYN3,SYN4,SYN5可組成00~3F(十六進(jìn)制碼)共64個(gè)通道,從而了利用SYN0,SYN1,SYN2,SYN3,SYN4,SYN5分時(shí)選通64個(gè)通道回波信號的功能。由于EN始終為低電平信號,因此保證了AD8184的選通信號能夠起作用。

4 結論

利用Advanced Protel PLD99的硬件描述語(yǔ)言CUPL進(jìn)行PLD設計,具有設計簡(jiǎn)單、可操作性強的優(yōu)點(diǎn),在采用可編程邏輯器件進(jìn)行系統設計時(shí),由于其硬件描述語(yǔ)言CUPL能夠定義內部邏輯和外接管腳的功能,而且在設計中根本不必考慮邏輯器件內部連線(xiàn)和組合邏輯陣列?Interconnect And Combinato-rial Logical?,再加上除了系統行為和功能描述外,所有設計過(guò)程都可以用計算機自動(dòng)完成,所以,通過(guò)可編程邏輯器件?FPGA?等開(kāi)發(fā)工具,在實(shí)驗室就可以設計出專(zhuān)用的集成電路,從而真正電子設計自動(dòng)化。由此可見(jiàn):該方法并為數字系統的設計提供了非常方便的手段,靈活地解決了眾多復雜的工程實(shí)踐問(wèn)題,從而可大大縮短研發(fā)時(shí)間。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>