基于Nios II的AT24C02接口電路設計
4 在NiosⅡIDE環(huán)境中軟件設計
打開(kāi)NiosⅡEDS,并點(diǎn)擊new菜單建立工程文件,在IDE環(huán)境中完成接口電路驅動(dòng)程序編寫(xiě)。驅動(dòng)程序主要的任務(wù),是判斷接口電路所處的狀態(tài),當接口電路處于“閑”狀態(tài)時(shí),設置好接口電路中的寄存器中的值,并啟動(dòng)一次讀寫(xiě)操作。圖5為驅動(dòng)程序的算法流程圖。
5 測試結果
為了驗證設計的正確性,對以上設計進(jìn)行測試。在測試的過(guò)程中,可以利用嵌入式邏輯分析儀(SigalTapⅡLogic Analyzer)來(lái)分析信號時(shí)序,打開(kāi)工程文件,點(diǎn)擊File菜單,為本設計新建一個(gè)矢量波形文件(Vectorwaveform File),把要測試的信號添加到此文件中來(lái),并設置好相關(guān)參數,保存并編譯系統,然后把系統的配制文件下載到EP1C6Q240C8可編程器件中等待調試,最后,在:NiosⅡ的ID E中,把驅動(dòng)程序下載到可編程器件中,并在QuartusⅡ軟件中打開(kāi)矢量波形文件,觀(guān)察被測信號的時(shí)序,圖5為接口電路把數據為“11111111”寫(xiě)到地址為“10101010”單元中的時(shí)序圖。從圖可以看出,啟動(dòng)時(shí)序、數據傳輸時(shí)序和停止時(shí)序都滿(mǎn)足I2C通信協(xié)議要求,驗證了本接口電路的正確性。
6 結束語(yǔ)
本文在討論了I2C通信協(xié)議的基礎上,重點(diǎn)介紹了AT24C02A讀寫(xiě)接口電路設計方法,包括接口電路的寄存器定義、邏輯功能模塊設計和驅動(dòng)程序的編寫(xiě),并利用嵌入式邏輯分析儀(SigalTapⅡLogic Analyzer)對本接口電路進(jìn)行測試,測試結果表明,本設計滿(mǎn)足設計要求,并在實(shí)際電路中得到應用。
評論