基于CPLD的DSP與聲卡的接口技術(shù)
4系統工作原理及時(shí)序本文引用地址:http://dyxdggzs.com/article/150744.htm
系統工作的時(shí)序如圖4所示?,F結合圖2、圖3和圖4將系統工作原理及操作順序說(shuō)明如下:

(1)聲卡向8237發(fā)出DMA請求信號DREQ;
(2)8237通過(guò)CPLD向DSP發(fā)出HRQ信號;
(3)DSP的HOLD引腳檢測到下降沿后,進(jìn)入INTl中斷,保護完斷點(diǎn)和現場(chǎng)后,發(fā)IDLE指令,DSP的HOLDA引腳電平變低,u向應外部DMA請求;
(4)8237接管總線(xiàn)后,先向聲卡DMA請求的響應信號DACK,表示允許聲卡進(jìn)行DMA傳送,然后按事先設置的初始地址和需傳送的字節數,依次發(fā)送地址和讀寫(xiě)命令,使得在RAM和聲卡之間直接交換數據,直至全部數據交換完畢;
(5)DMA傳送結束后,自動(dòng)撤消向CPU的總線(xiàn)請求信號HRQ,此時(shí)DSP檢測到麗iS引腳的上升沿,DSP返回到IDLE指令的下一條指令,DSP獲得總線(xiàn)的控制權,繼續在INTl中執行程序。
從上面DSP系統的工作原理可以看出,由于DMA是在中斷程序中完成的,故DSP的DMA執行頻率受限于DSP每秒可執行的中斷次數。
5 結束語(yǔ)
筆者曾用分立元件設計的DSP與聲卡的接口電路中,用了2片74LS245,3片74LS244,1片74LS74,1片74LS573和3片GAL20V8,器件多,PCB布局、布線(xiàn)繁雜。盡管用的是表貼器件,但仍占相當大PCB面積,由引腳松動(dòng)、虛焊等原因引發(fā)的故障率較高。采用
CPLD器件后,接口電路全部集成在一片中,系統的可靠性、靈活性大大提高。復雜可編程邏輯器件因其使用方便、具有很高的性?xún)r(jià)比,必將擁有廣闊的應用前景。
相關(guān)推薦
技術(shù)專(zhuān)區
- FPGA
- DSP
- MCU
- 示波器
- 步進(jìn)電機
- Zigbee
- LabVIEW
- Arduino
- RFID
- NFC
- STM32
- Protel
- GPS
- MSP430
- Multisim
- 濾波器
- CAN總線(xiàn)
- 開(kāi)關(guān)電源
- 單片機
- PCB
- USB
- ARM
- CPLD
- 連接器
- MEMS
- CMOS
- MIPS
- EMC
- EDA
- ROM
- 陀螺儀
- VHDL
- 比較器
- Verilog
- 穩壓電源
- RAM
- AVR
- 傳感器
- 可控硅
- IGBT
- 嵌入式開(kāi)發(fā)
- 逆變器
- Quartus
- RS-232
- Cyclone
- 電位器
- 電機控制
- 藍牙
- PLC
- PWM
- 汽車(chē)電子
- 轉換器
- 電源管理
- 信號放大器
評論