<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于DDS+PLL技術(shù)的頻率合成器的設計

基于DDS+PLL技術(shù)的頻率合成器的設計

作者: 時(shí)間:2011-07-19 來(lái)源:網(wǎng)絡(luò ) 收藏

2.2 方案實(shí)施
中AD9852采用串行數據輸入模式,在該模式下需要對芯片CS、IO RESET、SDO、SDIO、OSK、I/O UD CLK以及SCLK進(jìn)行控制信號輸入設置。AD9852工作電壓為3.3 V,通過(guò)將5 V穩壓源的輸入電壓轉為3.3 V控制電壓,以保證芯片的正常工作,從而防止過(guò)高的控制信號輸入燒壞芯片。
按照串行控制方式將FPGA與外圍電路布置完整,然后通過(guò)FPGA進(jìn)行芯片的初始化。初始化過(guò)程中的關(guān)鍵在于,一是對地址與數據的寄存器進(jìn)行設置,寫(xiě)入各寄存器工作方式所需的控制碼;二是初始化串行模式;三是通過(guò)串行模式,將FPGA產(chǎn)生的控制碼寫(xiě)入到DDS相應的控制寄存器中。
在寫(xiě)地址與數據的寄存器中,主要需要寫(xiě)入的寄存器為frequency tuning word、Delta frequency reaster、update clockrate regis-ter、Ramp rate clock reaster、control register這五個(gè)寄存器。其中控制字K可按照公式(6)進(jìn)行計算。
g.jpg
中所需產(chǎn)生輸出為10 MHz,其中N=48,fc=180 MHz,通過(guò)公式計算出K=15637498706140轉換為十六進(jìn)制為E38E38E38DC,所以對AD9852的控制字寄存器的賦值可表示為data_o=48’hOE38E38E38DC。
在DDS芯片寫(xiě)數據的過(guò)程中,首先,向dds_mareset輸入正脈沖信號將DDS復位,然后地址位和數據位分別寫(xiě)入DDS相對應的管腳。在dds_ cs下降沿的觸發(fā)下,dds_sdio寫(xiě)入可持續八個(gè)dds_sclk周期s_wr_inst,該instruction byte決定了接下來(lái)的對傳輸數據讀操作或者寫(xiě)操作。經(jīng)過(guò)多次寫(xiě)脈沖操作之后,控制寄存器與頻率控制字均寫(xiě)入DDS芯片中,在dds_ioreset的上升沿作用下輸出所需頻率。如圖1、圖2所示。

本文引用地址:http://dyxdggzs.com/article/150459.htm

h.jpg


ADF4360-7采用3線(xiàn)串行接口,其數字部分包括24位移位寄存器、14位R計數器以及由5位A計數器和13位B計數器構成的18位N計數器。數據在每個(gè)時(shí)鐘上升沿的作用下移入24位移位寄存器中,并在LE上升沿的觸發(fā)下,從移位寄存器傳輸至鎖存器中。該鎖存器狀態(tài)由C2和C1兩個(gè)控制位決定,如表1所示。

i.jpg

低通濾波器相關(guān)文章:低通濾波器原理


分頻器相關(guān)文章:分頻器原理
鑒相器相關(guān)文章:鑒相器原理
鎖相環(huán)相關(guān)文章:鎖相環(huán)原理


評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>