CEVA推出MUST多內核系統技術(shù)
全球領(lǐng)先的硅產(chǎn)品知識產(chǎn)權(SIP)平臺解決方案和數字信號處理器(DSP)內核授權廠(chǎng)商CEVA公司發(fā)布一系列先進(jìn)處理器和多內核技術(shù),進(jìn)一步提升用于包括無(wú)線(xiàn)終端、室外小型基站(small cell)、接入點(diǎn)、城區(Metro)和宏基站等高性能無(wú)線(xiàn)應用的CEVA-XC DSP架構框架。新提升特性包括:全面的多內核特性、高吞吐量矢量浮點(diǎn)處理和一整套提供高功率效率硬件-軟件區分的協(xié)處理器引擎。CEVA與領(lǐng)先的OEM廠(chǎng)商、無(wú)線(xiàn)半導體廠(chǎng)商和IP合作伙伴密切合作,一起定義和優(yōu)化這些技術(shù)。
本文引用地址:http://dyxdggzs.com/article/142713.htm市場(chǎng)分析機構The Linley Group高級分析師J. Scott Gardner評論道:“除了在無(wú)線(xiàn)基帶設計中提升性能并降低成本和功耗外, CEVA-XC架構新的提升為SoC設計人員提供了在多內核設計中開(kāi)發(fā)和優(yōu)化高速數據流的全面環(huán)境。而且,使用ARM最新的互連和一致性協(xié)議,以及先進(jìn)的自動(dòng)數據通信管理器和動(dòng)態(tài)調度(dynamic scheduling)軟件框架,使得CEVA成為現今唯一能夠支持如此廣泛基于DSP的多內核SoC的DSP授權許可廠(chǎng)商。結合矢量浮點(diǎn)支持和廣泛的協(xié)處理器引擎,CEVA-XC架構框架含括了用于廣泛的用戶(hù)設備和基礎設施應用的所有基本DSP平臺組件。”
MUST™ - 先進(jìn)多內核系統技術(shù)
CEVA的MUST™是基于高速緩存的多內核系統技術(shù),帶有先進(jìn)的高速緩存一致性、資源共享和數據管理支持。最初用于CEVA-XC,MUST™支持在對稱(chēng)的多處理或非對稱(chēng)的多處理系統架構中集成多個(gè)CEVA-XC DSP內核,以及廣泛的多內核DSP處理專(zhuān)用技術(shù)。這些技術(shù)包括:
- 使用共享任務(wù)庫的動(dòng)態(tài)調度
- 通過(guò)軟件定義的基于硬件事件調度
- 任務(wù)和數據驅動(dòng)共享資源管理
- 帶有完全高速緩存一致性的先進(jìn)存儲器層次結構支持
- 無(wú)軟件干涉的先進(jìn)自動(dòng)控制數據通信管理,以及
- 基于任務(wù)評價(jià)(task-awareness)的專(zhuān)用優(yōu)先區分方案
為了推動(dòng)包含ARM®處理器和多個(gè)CEVA DSP的先進(jìn)多內核SoC的開(kāi)發(fā),CEVA已經(jīng)增加了用于A(yíng)RM AXI4互連協(xié)議和AMBA 4 ACE高速緩存一致性擴展的廣泛CEVA-XC架構框架支持。這顯著(zhù)簡(jiǎn)化了SoC設計的軟件開(kāi)發(fā)和調試過(guò)程,同時(shí)減小軟件高速緩存管理開(kāi)支以及處理器周期和外部存儲器帶寬。這樣的好處是在SoC中的處理器之間形成更緊密的集成,從而提升整個(gè)系統的能效和性能。
完全支持矢量浮點(diǎn)處理
LTE-Advanced 和802.11ac標準利用多輸入多輸出(MIMO)處理,系統利用多個(gè)天線(xiàn)來(lái)傳輸和接收數據。為了在處理這些復雜數據流時(shí)達到超高精度和最佳性能,除了傳統的定點(diǎn)功能之外,CEVA在CEVA-XC矢量處理器單元中增加了浮點(diǎn)處理支持。浮點(diǎn)處理備有完全的矢量組件支持,在每個(gè)內核周期中處理多達32個(gè)浮點(diǎn)運算,以期滿(mǎn)足最嚴苛的無(wú)線(xiàn)基礎架構應用的性能要求,除了這些提升,CEVA推出用于高指標MIMO的專(zhuān)用指令集架構(ISA),包括802.11ac 4x4用例支持,進(jìn)一步擴展技術(shù)領(lǐng)導地位。
用于無(wú)線(xiàn)調制解調器的全套超低功耗協(xié)處理器
為了進(jìn)一步優(yōu)化先進(jìn)無(wú)線(xiàn)系統的低功耗和性能,CEVA推出了一整套緊耦合擴展(tightly-coupled extension, TCE)協(xié)處理器單元,這些協(xié)處理器滿(mǎn)足了調制解調器的功能需求,通過(guò)使用與CEVA-XC緊耦合的硬件來(lái)實(shí)現更高性能,目前CEVA的TCE包括:
- 最大似然MIMO檢測器(MLD)
- 3G de-spreader單元
- 帶有NCO相位檢測的FFT
- DFT
- Viterbi
- HARQ組合,以及
- LLR壓縮/解壓縮
這些緊耦合擴展采用DSP存儲器和協(xié)處理器之間獨特的自動(dòng)低延遲數據通信管理來(lái)實(shí)現,以期最大限度地減少DSP干預,并且實(shí)現真正的并行協(xié)處理功能。CEVA將這些TCE作為完全集成和優(yōu)化的調制解調器參考架構的一部分來(lái)提供,針對面向用戶(hù)設備、基礎架構和Wi-Fi應用的獲授權廠(chǎng)商,旨在降低總體功耗并大幅減少客戶(hù)的開(kāi)發(fā)成本和上市時(shí)間。
CEVA市場(chǎng)營(yíng)銷(xiāo)副總裁Eran Briman評論道:“ 今天推出的一系列用于CEVA-XC的技術(shù)將大幅改善面向無(wú)線(xiàn)應用的多內核DSP SoC設計的性能、降低功耗、并縮短上市時(shí)間。在制訂規范過(guò)程中,我們與手機和基礎架構市場(chǎng)的業(yè)界領(lǐng)導廠(chǎng)商密切合作,確保我們的IP超越無(wú)線(xiàn)行業(yè)所需的嚴苛規范要求。我們結合MUST多內核系統技術(shù),支持矢量浮點(diǎn)運算,同時(shí)全面支持ARM最新互連協(xié)議和大型特定功能緊密耦合擴展集,進(jìn)一步增強了CEVA在通信DSP技術(shù)方面無(wú)與倫比的領(lǐng)導地位,并且為開(kāi)發(fā)用于LTE-Advanced、Wi-Fi等應用的高性能系統提供了全面的解決方案。”
評論