ARM推出新版高性能系統IP以滿(mǎn)足企業(yè)市場(chǎng)需求
ARM 日前宣布推出CoreLink CCN-504高速緩存一致性互連網(wǎng)絡(luò )(cache coherent network),以響應在未來(lái)10到15年劇增的數據量及市場(chǎng)對節能網(wǎng)絡(luò )基礎設施與服務(wù)器的需求。這項先進(jìn)的系統IP每秒可傳輸高達1兆兆比特(terabit)的可用系統帶寬,幫助系統級芯片(SoC)設計廠(chǎng)商針對采用ARM Cortex™-A15 MPCore™處理器及下一代64位處理器的“多核”企業(yè)解決方案提供高性能的高速緩存一致性互連。
本文引用地址:http://dyxdggzs.com/article/137664.htmCoreLink™ CCN-504目前已由儲存、移動(dòng)網(wǎng)絡(luò )與客戶(hù)端計算的智能半導體領(lǐng)先設計商LSI、以及服務(wù)器的顛覆性SoC技術(shù)創(chuàng )新提供商Calxeda率先取得授權。
ARM同時(shí)也宣布推出CoreLink DMC-520動(dòng)態(tài)內存控制器,專(zhuān)為與CoreLin CCN-504協(xié)作進(jìn)行了設計和優(yōu)化。這款新的動(dòng)態(tài)內存控制器能為DDR3、DDR3L 及DDR4 DRAM等共享片外內存(shared off-chip memory)提供高帶寬接口,同時(shí)也是計劃2013年上市的整合了ARM Artisan® DDR4/3 PHY IP的ARM DDR4接口解決方案的一部分。
Calxeda共同創(chuàng )辦人暨首席執行官Barry Evans表示:“自2008年ARM開(kāi)始投資Calxeda后,我們雙方便在滿(mǎn)足市場(chǎng)對數據中心的需求方面展開(kāi)了密切合作,而且合作已初見(jiàn)成效。我們已經(jīng)開(kāi)始著(zhù)手開(kāi)發(fā)采用ARM最新的CoreLink技術(shù)的下一代數據中心級的解決方案,并相信該產(chǎn)品的發(fā)布將為業(yè)界帶來(lái)一波新的沖擊。”
LSI工程部門(mén)副總裁Gene Scuteri指出:“為滿(mǎn)足移動(dòng)網(wǎng)絡(luò )流量快速增長(cháng)的需求,LSI與ARM已開(kāi)始密切合作研發(fā)功能豐富的片內互連(on-chip interconnect)技術(shù),為產(chǎn)業(yè)領(lǐng)先的多核SoC設備奠定基礎。結合LSI在網(wǎng)絡(luò )及運算數據量的深入了解,ARM處理器與互連技術(shù)的專(zhuān)業(yè)優(yōu)勢已經(jīng)發(fā)展出一套可靠的電信級互連架構,能為現今最先進(jìn)的網(wǎng)絡(luò )提供可拓展的關(guān)鍵性能與服務(wù)質(zhì)量。”
CoreLink CCN-504是系列產(chǎn)品中的第一款,提供完全一致的高性能多核解決方案,最高可在同一塊硅片上支持16個(gè)核。通過(guò)讓系統中每一個(gè)處理器都能存取其它處理器的高速緩存,CoreLink CCN-504可強化異質(zhì)多核與多群集CPU/GPU的系統一致性,進(jìn)而減少片外內存的存取需求以節省時(shí)間和降低功耗,這是采用ARM big.LITTLE™處理器系統的關(guān)鍵促成要素。ARM big.LITTLE是一種新的技術(shù)典范,不僅可提供創(chuàng )作與運算內容所需的高性能,同時(shí)也能提高功耗效率并延長(cháng)電池壽命。
ARM處理器部門(mén)副總經(jīng)理Tom Cronk指出:“隨著(zhù)未來(lái)10到15年數據使用量的快速增長(cháng),CoreLink CCN-504與DMC-520將在為多核應用提供高性能的系統IP解決方案扮演重要角色。同時(shí)也將確保服務(wù)質(zhì)量與系統間的運行一致性,讓SoC設計廠(chǎng)商能用最佳系統延遲有效地處理大量的數據流。”
CoreLink CCN-504同時(shí)支持ARM目前的高端處理器Cortex-A15及未來(lái)ARMv8架構的處理器,也是第一款ARM計劃推出的網(wǎng)絡(luò )互連系列產(chǎn)品。以成功的AMBA® 4 ACE™規格成為基礎,CoreLink CCN-504的研發(fā)也獲益于A(yíng)RM在硬件一致性方面的豐富經(jīng)驗,它能提升功耗效率、并讓系統延遲低于軟件一致性的系統延遲。截止目前,AMBA 4 ACE規格下載已逾8千次。
CoreLink CCN-504高速緩存一致性網(wǎng)絡(luò )包括集成L3高速緩存及偵聽(tīng)過(guò)濾(snoop filter)功能。配置最高可達16MB的L3高速緩存,可針對需求較大的數據量增加片上高速緩存,并為處理器、高速I(mǎi)O接口與加速器之間進(jìn)行數據的配置與分享提供低延遲的片上內存。探聽(tīng)過(guò)濾器則消除了廣播一致性信息(broadcast coherency messaging)的需要,進(jìn)一步減少了延遲與功耗。
ARM CoreLink CCN-504高速緩存一致性網(wǎng)絡(luò )現已開(kāi)放技術(shù)授權,合作伙伴則將于2013年推出樣品。
評論