<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 業(yè)界動(dòng)態(tài) > ARM與Synopsys合作達成ARM架構之SoC功耗能效最佳化

ARM與Synopsys合作達成ARM架構之SoC功耗能效最佳化

—— 同時(shí)降低成本并加速上市時(shí)程
作者: 時(shí)間:2012-09-04 來(lái)源:中電網(wǎng) 收藏

   及新思科技(Synopsys)簽訂一項多年期協(xié)定,進(jìn)一步擴大新思科技(Synopsys)使用硅智財(IP)的權利。雙方將擴展合作關(guān)係,讓設計人員透過(guò)新思科技Galaxy實(shí)作平臺及Discovery VIP達成以架構為基礎之功耗及效能的最佳化,同時(shí)降低成本并加速上市時(shí)程。新的協(xié)定是以先前EDA工具及ARM Cortex-A15處理器授權協(xié)定為基礎,允許新思科技取得一系列Cortex處理器的使用權利,包括執行ARM big.LITTLE處理的技術(shù)、ARM Artisan實(shí)體IP、用于Cortex處理器實(shí)作的POP技術(shù),以及CoreLink互聯(lián)(interconnect)和AMBA 4 ACE系統IP。

本文引用地址:http://dyxdggzs.com/article/136395.htm

  藉由雙方的擴大合作將最新的ARM技術(shù)納入合作範疇中,新思科技得以為ARM處理子系統的實(shí)作和驗證開(kāi)發(fā)并提供最適工具和方法論,而ARM也能藉此強化其 IP。雙方的合作旨在滿(mǎn)足設計人員對節能高效的極致需求。例如,ARM big.LITTLE處理作業(yè)將Cortex-A15 MPCore™和Cortex-A7 MPCore處理器與ARM CoreLink CCI-400高速緩存一致性互聯(lián)(cache coherent interconnect)相接合,以便針對每項任務(wù)讓軟體無(wú)接縫移轉至最適處理器中。就一般工作量而言,這樣的模式可節省70%的處理器耗能。

  ARM執行副總裁暨處理器部門(mén)及實(shí)體IP部門(mén)總經(jīng)理Simon Segars表示:「面對競爭日益激烈的市場(chǎng)環(huán)境,業(yè)界兩大領(lǐng)導廠(chǎng)商攜手合作提供最佳解決方案,以加速設計流程并提升功耗及效能表現,此舉將可有效協(xié)助設計開(kāi)發(fā)ARM 架構為基礎之SoC合作伙伴。而擴大新思科技採用ARM IP的權利,雙方彼此的客戶(hù)將受惠于簡(jiǎn)化的設計及驗證流程,進(jìn)而達到快速上市時(shí)程?!?/p>

  透過(guò)ARM和新思科技的專(zhuān)業(yè)合作,優(yōu)化的實(shí)作流程將利用新思科技的Galaxy工具和方法論以及ARM Artisan實(shí)體IP和POP解決方案,協(xié)助設計人員加速開(kāi)發(fā)以Cortex-A9、Cortex-A15和Cortex-A7處理器為基礎的設計,并提升效能及功耗的表現。該解決方案亦搭配針對ARM big.LITTLE處理的新思科技Virtualizer Design Kit (VDK)以及針對AMBA 4 ACE規格的Discovery 驗證IP及通訊協(xié)定分析器(Protocol Analyzer)。

  除了結合新思科技的Galaxy工具與優(yōu)化ARM處理器方法論,設計人員也可利用新思科技的Lynx Design System透過(guò)經(jīng)投片驗證的SoC層級實(shí)作流程,執行額外的生產(chǎn)力及可預測性測試。新思科技也提供最佳處理器實(shí)作訓練和設計支援,協(xié)助客戶(hù)在所選擇的半導體製程技術(shù)中達成效能及功耗目標。新思科技也將為ARM IP達成Discovery驗證平臺的最佳化。Discovery VIP及通訊協(xié)定分析器整合額外的測試、系統監測檢查及其他功能,以加速AMBA 4 ACE互聯(lián)設計的驗證。

  新思科技全球技術(shù)服務(wù)資深副總裁Deirdre Hanford表示:「新思科技的設計工具已被使用于大多數以ARM處理器為基礎的SoC之先進(jìn)設計實(shí)作中,而我們的客戶(hù)正努力追求效能及功耗效率的極致表現。雙方的擴大合作將讓新思科技和ARM為SoC設計人員提供最佳解決方案,以滿(mǎn)足其ARM晶片設計的功耗及效能要求?!?/p>



關(guān)鍵詞: ARM SoC

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>