<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 業(yè)界動(dòng)態(tài) > 賽靈思變革生態(tài)系統加速可編程平臺主流應用進(jìn)程

賽靈思變革生態(tài)系統加速可編程平臺主流應用進(jìn)程

—— 推動(dòng)賽靈思聯(lián)盟計劃向縱深層次發(fā)展
作者: 時(shí)間:2010-10-21 來(lái)源:中電網(wǎng) 收藏

  日前,全球領(lǐng)導廠(chǎng)商公司 (Xilinx, Inc.)宣布, 為建立新的FPGA應用市場(chǎng),公司將通過(guò)其開(kāi)放式平臺以及對業(yè)界重要標準的支持變革生態(tài)系統,推動(dòng)聯(lián)盟計劃向縱深層次發(fā)展。作為該計劃的一部分,賽靈思將幫助FPGA用戶(hù)根據其具體的設計與開(kāi)發(fā)要求更方便快捷地找到理想的合作伙伴,同時(shí)提升客戶(hù)與賽靈思聯(lián)盟計劃成員合作時(shí)的滿(mǎn)意度和質(zhì)量。

本文引用地址:http://dyxdggzs.com/article/113772.htm

  賽靈思合作伙伴生態(tài)系統及聯(lián)盟高級總監 Dave Tokic指出:“客戶(hù)開(kāi)始越來(lái)越多地采用 FPGA 和專(zhuān)業(yè)的第三方供應商來(lái)設計日趨復雜的產(chǎn)品,以縮短產(chǎn)品上市時(shí)間并降低成本。相對ASIC 和 ASSP而言,通過(guò)業(yè)界標準和開(kāi)放式平臺進(jìn)一步優(yōu)化工藝,FPGA能夠更好地滿(mǎn)足更廣泛電子系統設計人員的需求。

  賽靈思聯(lián)盟計劃新篇章的最終目的就是為整個(gè)生態(tài)系統營(yíng)造一個(gè)更加健康有序的市場(chǎng)環(huán)境,通過(guò)賽靈思的 FPGA 來(lái)滿(mǎn)足特定終端市場(chǎng)的應用需求,同時(shí)通過(guò)賽靈思目標設計平臺以及強大的FPGA生態(tài)系統最大程度地給客戶(hù)提供便利。” 賽靈思聯(lián)盟計劃的成員共同組成了一個(gè)廣泛的全球生態(tài)系統,這些經(jīng)資格驗證的成員企業(yè),在構建賽靈思服務(wù)所有市場(chǎng)的可編程邏輯技術(shù)方面, 有著(zhù)產(chǎn)品及服務(wù)提供的良好記錄。這些公司跨越眾多不同的技術(shù)領(lǐng)域,其中包括 IP、設計與集成服務(wù)、嵌入式軟件、設計工具、開(kāi)發(fā)和評估板以及配套的芯片技術(shù)等。各個(gè)成員公司均與賽靈思平臺合作,致力于實(shí)現高度的靈活性和成本優(yōu)勢,同時(shí),相對于A(yíng)SSP和ASIC 解決方案降低設計風(fēng)險。

  Delphi公司產(chǎn)品線(xiàn)架構師 Roger Davis 指出:“賽靈思及各大主要的聯(lián)盟計劃成員幫助 Delphi 公司大幅縮短了一些最新信息娛樂(lè )產(chǎn)品的開(kāi)發(fā)時(shí)間。作為市場(chǎng)創(chuàng )新者,Delphi 必須在確保質(zhì)量的前提下加速產(chǎn)品設計進(jìn)程。賽靈思透明的資格與認證程序保證了其生態(tài)系統資質(zhì),使我們的設計團隊能夠更加放心地同主要的聯(lián)盟計劃成員展開(kāi)合作,成功滿(mǎn)足目標要求。”

  打造一個(gè)新的市場(chǎng)環(huán)境,加速 FPGA 成為主流應用的進(jìn)程盡管

  FPGA 技術(shù)一直以來(lái)都擁有第三方公司的支持,但賽靈思認識到,需要一種變革來(lái)發(fā)掘的潛能。賽靈思生態(tài)系統合作供應商需要以更高效的方式來(lái)支持 FPGA,同時(shí)還要提高質(zhì)量并為客戶(hù)提供能夠降低設計復雜性和實(shí)現更高價(jià)值的解決方案。為了進(jìn)一步推動(dòng)賽靈思生態(tài)系統進(jìn)一步向著(zhù)更一個(gè)加可行的市場(chǎng)道路發(fā)展,賽靈思通過(guò)支持廣泛使用的業(yè)界標準,并開(kāi)放其設計平臺來(lái)更好的幫助聯(lián)盟計劃成員最終推出“即插即用”的 FPGA 設計解決方案。除了對技術(shù)標準支持之外,賽靈思還針對IP和設計服務(wù)的許可制定了標準商業(yè)條款,通過(guò)投資生態(tài)系統加速優(yōu)化的IP和目標設計平臺的推出,同時(shí)通過(guò)試行新的商業(yè)模式為客戶(hù)與聯(lián)盟計劃成員合作提供更豐富的選擇。

  賽靈思已經(jīng)選擇 AMBA AXI4 作為單一的、開(kāi)放的片上互連標準,以?xún)?yōu)化IP開(kāi)發(fā),并大幅減少客戶(hù)與第三方供應商IP的集成時(shí)間和工作量。這個(gè)選擇與覆蓋賽靈思28nm 7系列FPGA全部產(chǎn)品線(xiàn)的統一架構相結合, 也將提高IP的可移植性和設計人員的設計生產(chǎn)力。隨著(zhù) ISE 12.3 設計套件的推出,首批支持 AXI 的 IP 核宣布上市,NorthWest Logic 和 Xylon 等聯(lián)盟成員現已提供初期支持,預計將于 2010 年第四季度推出更全面的支持方案。(敬請參閱:“賽靈思推出ISE 12.3設計套件引入 AMBA 4 AXI4 IP 核”)

  賽靈思還開(kāi)放了其ISE設計套件CORE Generator 系統,并且標準化了由SPIRIT定義的符合IEEE1685 IP-XACT標準的IP自動(dòng)封裝,交付及配置流程。與此同時(shí),賽靈思還支持IEEE P1735 IP加密技術(shù)以及FlexNet許可來(lái)改善互操作性和先進(jìn)的SoC 設計工具,并優(yōu)化FPGA設計的算法。同時(shí),賽靈思還通過(guò)業(yè)界首個(gè)也是唯一一套可編程邏輯軟IP核通用許可證條款 SignOnce 來(lái)簡(jiǎn)化 IP 和設計服務(wù)的許可。此外,賽靈思還針對插件卡采用了VITA-57 FMC(FPGA 夾層卡)標準,以進(jìn)一步提高使用賽靈思 FPGA 開(kāi)發(fā)板的可擴展性。

  Bosch工程部總監Gunter Rottner表示“由于業(yè)界正在基于可編程解決方案開(kāi)發(fā)越來(lái)越復雜的設計,要求可靠的供貨

  商提供關(guān)鍵IP、軟件以及服務(wù)來(lái)滿(mǎn)足今天系統公司日趨嚴格的交付周期。顯然,賽靈思通過(guò)建立其基于開(kāi)放標準的生態(tài)系統并保持更高的標準來(lái)降低客戶(hù)風(fēng)險,已經(jīng)確立了其在這一領(lǐng)域的領(lǐng)導地位。”

  利用業(yè)界首個(gè)分級制生態(tài)系統提高客戶(hù)信任度

  由于客戶(hù)希望通過(guò)FPGA實(shí)現更先進(jìn)的系統,因此他們也對第三方提供商提出了更高的認證要求。鑒于此,賽靈思進(jìn)一步加強了聯(lián)盟成員的認證工作,率先推出了業(yè)界同類(lèi)中合作伙伴高級成員分級機制和技術(shù)認證分級機制。.

  高級成員是指那些通過(guò)了賽靈思嚴格的320分現場(chǎng)審查的最高一級的聯(lián)盟成員,審查內容涵蓋商業(yè)流程,產(chǎn)品質(zhì)量,技術(shù)支持實(shí)力,以及擁有業(yè)經(jīng)驗證的FPGA設計能力。他們與賽靈思密切合作,共同根據產(chǎn)品路線(xiàn)圖為最新芯片和設計工具提供前瞻性的優(yōu)化支持。這些高級成員陣容強大,來(lái)自各個(gè)不同的細分市場(chǎng)和應用領(lǐng)域,到目前為止,成員已經(jīng)涵蓋 Helion、Northwest Logic 、Omiino、Tokyo Electron Device、Xylon。

  認證成員則是通過(guò)滿(mǎn)分為 320 分的綜合審查,內容涵蓋技術(shù)、商業(yè)、質(zhì)量以及支持流程,而且其工程師還應通過(guò)賽靈思現場(chǎng)工程設計部門(mén)在全球范圍內開(kāi)設的同等嚴格的 FPGA 設計培訓。賽靈思認證成員工程師每年必須更新認證培訓,確保掌握賽靈思最新產(chǎn)品和技術(shù)的最新知識。截至目前,認證成員包括Avnet、Barco-Silex、Bottom Line、B&A Engineering Systems、CAST、CMC、CoreEl、Coreworks、Chenxiao Technology、E-Element、Hardent、HCL、intoPIX、iWave、MAC 、MulTI Video Design、Oki 、Tata-Elxsi、Tata Consultancy Services 、Tri-Star Design以及 Wipro。



關(guān)鍵詞: 賽靈思 可編程平臺

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>