<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 驅動(dòng)高壓鎖相環(huán)頻率合成器電路的VCO

驅動(dòng)高壓鎖相環(huán)頻率合成器電路的VCO

作者:ADI 現場(chǎng)應用工程師 Thomas Brand 時(shí)間:2020-09-17 來(lái)源:電子產(chǎn)品世界 收藏

鎖相環(huán)()電路是由壓控振蕩器()和鑒相器組成的反饋系統,振蕩器信號跟蹤施加的頻率或相位調制信號是否具有正確的頻率和相位。需要從固定低頻率信號生成穩定的高輸出頻率時(shí),或者需要頻率快速變化時(shí),都可以使用。典型應用包括采用高頻率、電信和測量技術(shù)實(shí)現濾波、調制和解調,以及實(shí)現頻率合成。

本文引用地址:http://dyxdggzs.com/article/202009/418453.htm

圖1所示為基于的頻率合成器框圖。生成輸出信號。通過(guò)PLL將其保持在設定頻率,并鎖定到基準頻率?;鶞暑l率通常由非常精準的石英振蕩器提供。在鎖相環(huán)電路的反饋路徑部分,在鑒相器前通過(guò)分頻器提供可調的分頻比。

VCO包含可調的調諧元件,例如電容隨輸入電壓改變的變容二極管。因此,PLL電路可以算一種VCO反饋控制系統。VCO所需的輸入或控制電壓通常高于提供給PLL電路的電源電壓。電源電壓一般為3.3 V或5 V,而VCO根據頻率需求可能需要高于20 V的電壓。要生成范圍更廣泛的頻率,可以使用具備更廣泛調諧范圍的VCO。圖2顯示了支持千兆赫范圍VCO的簡(jiǎn)單電路示例。

VCO可以使用Synergy Microwave Corporation的DCYS100200-12。該產(chǎn)品在28 V (VTUNE)時(shí)產(chǎn)生2 GHz頻率,如圖3所示。

298249-fig-01.jpg

圖1 鎖相環(huán)框圖

生成高控制電壓,有幾種可行方案。其一是使用有源環(huán)路濾波器,該濾波器基本是由高速放大器和低通濾波器構成,可以將來(lái)自鑒相器(CPOUT)的輸出脈沖轉化為干凈的直流電壓?;蛘?,可以使用帶集成電荷泵的PLL頻率合成器,例如ADI的 ADF4150HV ,該器件不需要額外的有源環(huán)路濾波器。雖然這兩種解決方案都需要高壓電源,但是使用ADF4150HV可以減少所需的組件數量。也可以避免有源濾波放大器導致的失真和相位噪聲。此外,ADF4150HV允許實(shí)現小數N或整數N鎖相環(huán)頻率合成器。最終VCO的頻率可以進(jìn)行1、2、4、8或16分頻,使得輸出頻率最低可達到31.25 MHz。

ADF4150HV的集成電荷泵所需的高電壓可以使用直流-直流升壓轉換器 ADP1613 生成,且不降低PLL性能。 ADP1613是一款集成功率晶體管的高效開(kāi)關(guān)穩壓器,可以輕松實(shí)現最高20 V的輸出電壓。也可以使用額外的外部組件實(shí)現更高的輸出電壓,尤其是通過(guò)外部功率晶體管實(shí)現。ADP1613的開(kāi)關(guān)頻率可在650 kHz至1.3 MHz范圍內調節。這樣可以實(shí)現更出色的瞬態(tài)響應和簡(jiǎn)單的噪聲過(guò)濾。一般而言,推薦選擇高于1 MHz的開(kāi)關(guān)頻率,以便通過(guò)PLL環(huán)路濾波器降低開(kāi)關(guān)噪聲。

采用ADF4150HV的鎖相環(huán)頻率合成器電路通過(guò)使用集成的RF分頻器,提供超寬帶PLL功能。工作頻率范圍為62.5 MHz至2 Ghz。通過(guò)采用相同的PLL硬件設計,可以為系統中的多個(gè)不同的硬件平臺生成不同的頻率。但是,如果要求一項設計適用于不同的VCO類(lèi)型,則需要在設計中集成相應的環(huán)路濾波器。這樣才能確保鎖相環(huán)可靠運行。為了實(shí)現相對較寬的輸出頻率調節范圍,以及相關(guān)的更高輸出功率,ADF4150HV的每個(gè)RF輸出也需要采用小型濾波器。將27 nH電感和50 Ω電阻并聯(lián),可以有效調節高達3 GHz的頻率。該電阻提供定義上的輸出阻抗。較低的電感將導致頻段擴展到較低的范圍。

如今,也可提供適用于更大頻率范圍(即適用于PLL、濾波器和VCO)的一體化集成解決方案,但是,由于不同組件之間的距離過(guò)近,可能導致無(wú)用耦合。分立式設計和由此實(shí)現的物理分隔可以充分降低這種風(fēng)險。

PLL頻率合成器模擬工具 ADIsimPLL ?也可以為HF功能模塊開(kāi)發(fā)和HF信號鏈器件建模提供有效幫助。通過(guò)使用該工具,設計人員更容易模擬所有會(huì )影響PLL性能的重要非線(xiàn)性效應;例如,頻率合成過(guò)程中出現的無(wú)用雜散(雜散頻率)。

298249-fig-02.jpg

圖2 用于A(yíng)DF4150HV的高壓電荷泵電源簡(jiǎn)化電路

參考文獻

1   “ 壓控振蕩器表面貼裝型號:DCYS100200-12 ” 。Synergy Microwave Corporation,2014年10月。

2   “ 電路筆記CN-0228:?jiǎn)坞娫礊?8 V、高壓鎖相環(huán) (PLL)頻率合成器供電  。 ”ADI公司,2014年6月。

298249-fig-03.jpg

圖3   DCYS100200-12的控制電壓與頻率關(guān)系曲線(xiàn)1

作者簡(jiǎn)介

Thomas Brand于2015年加入德國慕尼黑的ADI公司,當時(shí)他還在攻讀碩士。畢業(yè)后,他參加了ADI公司的培訓生項目。2017年,他成為一名現場(chǎng)應用工程師。Thomas為中歐的大型工業(yè)客戶(hù)提供支持,并專(zhuān)注于工業(yè)以太網(wǎng)領(lǐng)域。他畢業(yè)于德國莫斯巴赫的聯(lián)合教育大學(xué)電氣工程專(zhuān)業(yè),之后在德國康斯坦茨應用科學(xué)大學(xué)獲得國際銷(xiāo)售碩士學(xué)位。



關(guān)鍵詞: VCO PLL

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>