EEPW首頁(yè) >>
主題列表 >>
接收端
接收端 文章 進(jìn)入接收端技術(shù)社區
PCIe Gen3/Gen4接收端鏈路均衡測試

- PCIe接口自從被推出以來(lái),已經(jīng)成為了PC和Server上最重要的接口。為了更高了數據吞吐率,PCI-SIG組織不斷刷新接口標準,從PCIe?3.0的8GT/s數據速率,到PCIe?4.0的16GT/s數據速率,再到PCIe?5.0的32GT/x。PCI-SIG組織實(shí)現了在速率翻倍的同時(shí),仍能保持使用普通的FR4板材和廉價(jià)接插件,主要源自?xún)蓚€(gè)方面的改進(jìn),一是使用128b/130b編碼來(lái)代替8b/10b編碼,使得編碼效率大幅提高;另一個(gè)是使用動(dòng)態(tài)均衡技術(shù),來(lái)代替先前代的靜態(tài)均衡
- 關(guān)鍵字: 測試 接收端
基于CORTEX-M3的多機通信網(wǎng)絡(luò )的設計與實(shí)現
- 摘要:系統以STM32F103作主控單元,使用RS485通信總線(xiàn),制定了一套通信協(xié)議,從軟件角度保證了總線(xiàn)仲裁機制的完整,保證了測控網(wǎng)絡(luò )的正常運轉。在系統
- 關(guān)鍵字: RS485通信 協(xié)議半雙工;發(fā)送端 接收端 CORTEX―M3
無(wú)線(xiàn)隨身聽(tīng)接收端電路
- 無(wú)線(xiàn)隨身聽(tīng)接收端電路
- 關(guān)鍵字: 無(wú)線(xiàn) 隨身聽(tīng) 接收端
基于FPGA的ADSP-TS101擴展USB接口設計
- ADI公司的DSP器件(ADSP-TS101)具有浮點(diǎn)實(shí)時(shí)處理能力強、并行性好等優(yōu)點(diǎn),從而廣泛被彈載信號處理系統選用。其...
- 關(guān)鍵字: 接收端 數據率 ADSP-TS101 鏈路
共10條 1/1 1 |
接收端介紹
您好,目前還沒(méi)有人創(chuàng )建詞條接收端!
歡迎您創(chuàng )建該詞條,闡述對接收端的理解,并與今后在此搜索接收端的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對接收端的理解,并與今后在此搜索接收端的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
