<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> verylog-hdl

實(shí)驗17:分頻器

  • 實(shí)驗目的(1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗理解和掌握分頻器原理;(3)學(xué)習用Verilog HDL行為級描述時(shí)序邏輯電路。實(shí)驗任務(wù)設計一個(gè)任意整數分頻器。實(shí)驗原理時(shí)鐘信號的處理是FPGA的特色之一,因此分頻器也是FPGA設計中使用頻率非常高的基本設計之一。一般在FPGA中都有集成的鎖相環(huán)可以實(shí)現各種時(shí)鐘的分頻和倍頻設計,但是通過(guò)語(yǔ)言設計進(jìn)行時(shí)鐘分頻是最基本的訓練,在對時(shí)鐘要求不高的設計時(shí)也能節省鎖相環(huán)資源。在本實(shí)驗中我們將實(shí)現任意整數的分頻器,分頻
  • 關(guān)鍵字: 分頻器  FPGA  Lattice Diamond  Verilog HDL  

實(shí)驗16:扭環(huán)形計數器

  • 實(shí)驗目的(1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗理解和掌握扭環(huán)形計數器原理;(3)學(xué)習用Verilog HDL行為級描述時(shí)序邏輯電路。實(shí)驗任務(wù)設計一個(gè)右移扭環(huán)形計數器。實(shí)驗原理將移位寄存器的輸出非q0連接到觸發(fā)器q3的輸入,這樣就構成了一個(gè)扭環(huán)形計數器。初始化復位時(shí),給q0一個(gè)初值0000,則在循環(huán)過(guò)程中依次為:000010001100111011110111001100010000。Verilog HDL建模描述用行為級描述右移扭環(huán)形計數器程序清單tw
  • 關(guān)鍵字: 扭環(huán)形計數器  FPGA  Lattice Diamond  Verilog HDL  

實(shí)驗15:環(huán)形計數器

  • 實(shí)驗目的(1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗理解和掌握環(huán)形計數器原理;(3)學(xué)習用Verilog HDL行為級描述時(shí)序邏輯電路。實(shí)驗任務(wù)設計一個(gè)4位右循環(huán)一個(gè)1的環(huán)形計數器。實(shí)驗原理將移位寄存器的輸出q0連接到觸發(fā)器q3的輸入,并且在這4個(gè)觸發(fā)器中只有一個(gè)輸出為1,另外3個(gè)為0,這樣就構成了一個(gè)環(huán)形計數器。初始化復位時(shí),給q0一個(gè)置位信號,則唯一的1將在環(huán)形計數器中循環(huán)移位,每4個(gè)時(shí)鐘同期輸出一個(gè)高電平脈沖。Verilog HDL建模描述用行為級描述
  • 關(guān)鍵字: 環(huán)形計數器  FPGA  Lattice Diamond  Verilog HDL  

實(shí)驗14:移位寄存器

  • 實(shí)驗目的(1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗理解和掌握移位寄存器原理;(3)學(xué)習用Verilog HDL行為級描述時(shí)序邏輯電路。實(shí)驗任務(wù)本實(shí)驗的任務(wù)是設計一個(gè)7位右移并行輸入、串行輸出的移位寄存器。實(shí)驗原理如果將多個(gè)觸發(fā)器級聯(lián)就構成一個(gè)多位的移位寄存器,如下圖所示,是以4位移位寄存器為例的邏輯電路圖,其中的LD/SHIFT是一個(gè)置數/移位控制信號。當LD/SHIFT為1時(shí),在CP作用下,從輸入端A、B、C、D并行接收數據;當LD/SHIFT為0時(shí),在
  • 關(guān)鍵字: 移位寄存器  FPGA  Lattice Diamond  Verilog HDL  

實(shí)驗13:JK觸發(fā)器

  • 實(shí)驗目的(1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗理解和掌握JK觸發(fā)器原理;(3)學(xué)習用Verilog HDL語(yǔ)言行為機描述方法描述JK觸發(fā)器電路。實(shí)驗任務(wù)本實(shí)驗的任務(wù)是設計一個(gè)JK觸發(fā)器實(shí)驗原理帶使能端RS鎖存器的輸入端R=S=1時(shí),鎖存器的次態(tài)不確定,這一因素限制了其應用。為了解決這個(gè)問(wèn)題,根據雙穩態(tài)元件兩個(gè)輸出端互補的特點(diǎn),用Q和非Q反饋控制輸入信號,并用J代替S,用K代替R,構成了J-K鎖存器。Verilog HDL建模描述用行為級描述實(shí)現的帶異步
  • 關(guān)鍵字: JK觸發(fā)器  FPGA  Lattice Diamond  Verilog HDL  

實(shí)驗12:邊沿觸發(fā)的D觸發(fā)器

  • 實(shí)驗目的(1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗理解和掌握D觸發(fā)器原理;(3)學(xué)習用Verilog HDL語(yǔ)言行為機描述方法描述D觸發(fā)器電路。實(shí)驗任務(wù)本實(shí)驗的任務(wù)是描述一個(gè)帶有邊沿觸發(fā)的同步D觸發(fā)器電路,并通過(guò)STEP FPGA開(kāi)發(fā)板的12MHz晶振作為觸發(fā)器時(shí)鐘信號clk,撥碼開(kāi)關(guān)的狀態(tài)作為觸發(fā)器輸入信號d,觸發(fā)器的輸出信號q和~q,用來(lái)分別驅動(dòng)開(kāi)發(fā)板上的LED,在clk上升沿的驅動(dòng)下,當撥碼開(kāi)關(guān)狀態(tài)變化時(shí)LED狀態(tài)發(fā)生相應變化。實(shí)驗原理從D觸發(fā)器的特
  • 關(guān)鍵字: D觸發(fā)器  FPGA  Lattice Diamond  Verilog HDL  

實(shí)驗11:RS觸發(fā)器

  • 實(shí)驗目的(1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗理解和掌握RS觸發(fā)器原理;(3)學(xué)習用Verilog HDL語(yǔ)言行為級描述方法描述RS觸發(fā)器電路。實(shí)驗任務(wù)本實(shí)驗的任務(wù)是描述一個(gè)RS觸發(fā)器電路,并通過(guò)STEP FPGA開(kāi)發(fā)板的12MHz晶振作為觸發(fā)器時(shí)鐘信號clk,撥碼開(kāi)關(guān)的狀態(tài)作為觸發(fā)器輸入信號S,R,觸發(fā)器的輸出信號Q和非Q,用來(lái)分別驅動(dòng)開(kāi)發(fā)板上的LED,在clk上升沿的驅動(dòng)下,當撥碼開(kāi)關(guān)狀態(tài)變化時(shí)LED狀態(tài)發(fā)生相應變化。實(shí)驗原理基本RS觸發(fā)器可以由兩
  • 關(guān)鍵字: RS觸發(fā)器  FPGA  Lattice Diamond  Verilog HDL  

實(shí)驗10:七段數碼管

  • 1. 實(shí)驗目的(1)熟悉和掌握FPGA開(kāi)發(fā)流程和Lattice Diamond軟件使用方法;(2)通過(guò)實(shí)驗理解和掌握數碼管驅動(dòng);(3)學(xué)習用Verilog HDL描述數碼管驅動(dòng)電路。2. 實(shí)驗任務(wù)在數碼管上顯示數字。3. 實(shí)驗原理數碼管是工程設計中使用很廣的一種顯示輸出器件。一個(gè)7段數碼管(如果包括右下的小點(diǎn)可以認為是8段)分別由a、b、c、d、e、f、g位段和表示小數點(diǎn)的dp位段組成。實(shí)際是由8個(gè)LED燈組成的,控制每個(gè)LED的點(diǎn)亮或熄滅實(shí)現數字顯示。通常數碼管分為共陽(yáng)極數碼管和共陰極數碼管,結構如下圖
  • 關(guān)鍵字: 七段數碼管  FPGA  Lattice Diamond  Verilog HDL  

HDL仿真器基于事件的仿真算法

  •   目前,HDL仿真器主要有三種實(shí)現算法(機制):基于時(shí)間的算法(Time-Based)、基于事件的算法(Event-Based,EBS)和基于周期的算法(Cycle-Based,CBS)  基于時(shí)間的算法適合處理連續的時(shí)間及變量,其會(huì )在每一個(gè)時(shí)間點(diǎn)對所有的電路元件進(jìn)行計算。但是,在大部分情況下,每一個(gè)時(shí)間點(diǎn)只有約2%~10%的電路處于活動(dòng)(運行)狀態(tài),所以該算法效率非常低?! 』谑录乃惴ㄟm合處理離散的時(shí)間、狀態(tài)和變量。該算法只有在電路狀態(tài)發(fā)生變化時(shí)才進(jìn)行處理,只仿真那些可能引起電路狀態(tài)改變的元件。仿
  • 關(guān)鍵字: HDL  仿真器  

哈夫曼編碼的HDL實(shí)現

  •   Huffman編碼是一種可變字長(cháng)的無(wú)損壓縮編碼。根據字符出現的概率得到的可變字長(cháng)編碼表是Huffman編碼的核心。概率低的字符使用較短的編碼,概率高的字符使用的長(cháng)的編碼?! uffman編碼的具體方法是將序列中的信源符號先按出現的頻次排序,把兩個(gè)最小的頻次相加,作為新的頻次和剩余的頻次重新排序,再把最小的兩個(gè)頻次相加,再重新排序,直到最后變成序列的總長(cháng)度。每次挑出的最小兩個(gè)頻次所對應的信源符號或信源符號集構成二叉樹(shù)的左右兩支,對這左右兩支賦予“0”和“1”的權重。符號的編碼從樹(shù)的根部開(kāi)始一直到達符號
  • 關(guān)鍵字: 哈夫曼編碼  HDL  

智能家居多媒體聲光電同步演示系統方案

  • 智能家居多媒體聲光電同步演示系統方案-HDL建筑智能照明控制系統借助各種不同的“預設置”控制方式和控制元件,對不同時(shí)間不同環(huán)境的光照度進(jìn)行精確設置和合理管理。
  • 關(guān)鍵字: HDL  智能家居  

新手福音:概述學(xué)習FPGA的一些常見(jiàn)誤區

  • 新手福音:概述學(xué)習FPGA的一些常見(jiàn)誤區-很多剛開(kāi)始學(xué)習FPGA的朋友們經(jīng)常會(huì )遇上一些誤區而無(wú)從解決,FPGA為什么是可以編程的?通過(guò)HDL語(yǔ)言怎么看都看不出硬件結構?...本文就這個(gè)方面進(jìn)行解析。
  • 關(guān)鍵字: 可編程邏輯器件  FPGA  HDL  FPGA教程  

把HDL模塊用NGC格式加密并在其他項目中調用

  • 把HDL模塊用NGC格式加密并在其他項目中調用-前面創(chuàng )新網(wǎng)網(wǎng)友Ricky Su發(fā)了篇博文《 說(shuō)說(shuō)FPGA中的黑盒子(BlackBox)》,學(xué)習了感覺(jué)很好用,最近在網(wǎng)上又找到一篇講該方面內容的文章,感覺(jué)寫(xiě)的很好轉發(fā)來(lái)與大家共享,文章如下
  • 關(guān)鍵字: NGC  HDL  

Verilog HDL簡(jiǎn)明教程(2)

  • Verilog HDL簡(jiǎn)明教程(2)-模塊是Verilog 的基本描述單位,用于描述某個(gè)設計的功能或結構及其與其他模塊通信的外部端口。
  • 關(guān)鍵字: Verilog  HDL  

Verilog HDL 設計模擬

  • Verilog HDL 不僅提供描述設計的能力,而且提供對激勵、控制、存儲響應和設計驗證的建模能力。激勵和控制可用初始化語(yǔ)句產(chǎn)生。驗證運行過(guò)程中的響應可以作為 “ 變化時(shí)保存 ” 或作為選通的數據存儲。最后,設計驗證可以通過(guò)在初始化語(yǔ)句中寫(xiě)入相應的語(yǔ)句自動(dòng)與期望的響應值比較完成。
  • 關(guān)鍵字: Verilog  HDL  設計模擬  
共97條 2/7 « 1 2 3 4 5 6 7 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>