<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> stratix?10

BCD-10進(jìn)制譯碼器C301 的應用

  • C301是BCD(4線(xiàn))-10進(jìn)制(10線(xiàn))譯碼器,也是二進(jìn)制到八進(jìn)制譯碼器其邏輯功能與引線(xiàn)排列與美國RCA公司的CD4028相同,可方便也互換.C301的管腳外引線(xiàn)排列和功用如圖所示,C301的功能真值表如9.41所示.C301是BCD-十進(jìn)制或二進(jìn)
  • 關(guān)鍵字: 應用  C301  進(jìn)制  BCD-10  

HDMI標準閑談:10.2G是虛假帶寬

  • 眾所周知的HDMI和Displayport的視頻標準之爭正在激烈進(jìn)行。當然Displayport并沒(méi)有大張聲勢,HDMI則在拼命造勢 ...
  • 關(guān)鍵字: HDMI  10.2G  虛假帶寬  

10GBASE-T以太網(wǎng)信號完整性測量方案

  • 以太網(wǎng)是個(gè)人電腦和消費電子非常重要的外圍通訊接口。隨著(zhù)新一代以太網(wǎng)協(xié)議10GBASE-T的登場(chǎng),在傳輸速度大幅提升的同時(shí),對測試測量也帶來(lái)了新的挑戰。本文將重點(diǎn)介紹10GBASE-T以太網(wǎng)一致性測試面臨的新的挑戰以及相
  • 關(guān)鍵字: GBASE-T  10  以太網(wǎng)  信號完整性    

采用PLL的IC的頻率N(1~10)倍增電路介紹

  • 電路的功能很多電路都要求把頻率準確地倍增,使用PLL電路可很容易組成滿(mǎn)足這種要求的電路。例如主振頻率為1KHZ,若使用倍增器內插10個(gè)脈沖,可變成10KHZ的脈沖信號。在VCO中,即使主振頻率發(fā)生變化,也能獲得跟蹤主振
  • 關(guān)鍵字: PLL  10  IC的  頻率    

某化工廠(chǎng)10KV整流裝置諧波分析及治理方案

  • 摘要:諧波主要是由稱(chēng)為諧波源的大功率換流設備(包括化工電解整流設備)及其它非線(xiàn)性負荷產(chǎn)生,諧波源產(chǎn)生的諧波不但危及電網(wǎng)及其它電力用戶(hù)而且也危及自身,因此諧波的治理是十分必要且有實(shí)際經(jīng)濟效益的。本文以某
  • 關(guān)鍵字: 10  KV  化工廠(chǎng)  方案    

IC溫度轉換電路--可線(xiàn)性輸出10MV/°C電壓

  • 電路的功能半導體CI溫度傳感器可獲得與溫度變化成線(xiàn)性關(guān)系的輸出,無(wú)須使用線(xiàn)性關(guān)系的輸出,無(wú)須使用線(xiàn)性化電路,但不能作為高溫傳感器使用。由于誤差較大,在實(shí)用中需作改進(jìn)。本電路是一種測量設備內部溫度,并有溫
  • 關(guān)鍵字: 10  MV  溫度  電壓    

電壓-電流轉換電路--0~10V轉換成4~20MA

  • 電路的功能以電壓形式長(cháng)距離傳輸模擬信號時(shí),信號源電阻或電纜的直流電阻會(huì )引起電壓衰減,信號接收端的輸入電阻越低,電壓衰減越大。為了提高傳輸精度,可采用電流環(huán)路——一種恒定電流輸出電路,把電壓變
  • 關(guān)鍵字: 10  20  MA  電壓    

隔離式電流-頻率轉換電路--4~20MA轉換成10KHZ

  • 電路的功能雙線(xiàn)傳輸的4~40MA模擬信號電流,若要單純地轉換成電壓,只用一個(gè)250歐的電阻就可轉換成1~5V的電壓。本電路用在高噪聲電路中可起到隔離作用,它把電流轉換成0~10KHZ的頻率,然后可廉價(jià)的光耦合器輸出,如再
  • 關(guān)鍵字: KHZ  20  10  MA    

增益為20DB的10MHZ寬帶放大器電路功能及原理

  • 電路的功能視頻放大器大多選用差動(dòng)輸入/差動(dòng)輸出的UA733。本電路是電流差動(dòng)式的寬帶放大器,高頻性能好,轉換速度為60V/US,GB積為300MHZ,可在IC外部設定工作條件。本電路也可用分立元件來(lái)代替,很容易獲得10MHZ的帶
  • 關(guān)鍵字: MHZ  20  10  DB    

可用10DB為單位選定40~90DB增益的可編程放大器電路

  • 電路的功能當用OP放大器進(jìn)行高倍數AC放大時(shí),若改變反饋電路的分壓比,使放大倍數改變,頻率特性也會(huì )大幅度地改變。本電路設有40、20、20、10DB增益固定的放大器,通過(guò)繼電器選用這些放大器,可使最大增益達90DB。本
  • 關(guān)鍵字: DB  10  40  90    

力科推出60 GHz實(shí)時(shí)帶寬示波器

  • 力科公司宣布了使用在最新LabMaster 10 Zi系列示波器上的最高帶寬36GHz和最高采樣率80GS/s的芯片組技術(shù)。領(lǐng)先的芯片技術(shù)表示力科能夠提供遠遠高于業(yè)內其它示波器廠(chǎng)家能夠提供的專(zhuān)業(yè)技術(shù)能力。當結合使用力科的數字帶寬交插復用(DBI)專(zhuān)利技術(shù)以及通道同步(ChannelSync)結構專(zhuān)利技術(shù)時(shí),力科能夠提供空前的帶寬密度——5倍于同類(lèi)產(chǎn)品的通道數量、更高的基于芯片技術(shù)的帶寬、使用DBI技術(shù)則可達到近似兩倍的芯片級帶寬,而價(jià)格卻和性能相差甚遠的產(chǎn)品相當。
  • 關(guān)鍵字: 力科  示波器  LabMaster 10 Zi  

Altera續發(fā)售Arria V FPGA

  • Altera公司今天宣布,開(kāi)始發(fā)售其28-nm Arria V FPGA。Arria V器件是目前市場(chǎng)上支持10.3125-Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。利用該系列的創(chuàng )新特性,在無(wú)線(xiàn)、廣播等市場(chǎng)上,設計人員可以定制滿(mǎn)足下一代系統的低功耗、寬帶和低成本需求。Arria V器件是公司于2011年上半年發(fā)售Stratix V系列產(chǎn)品之后發(fā)售的另一28-nm系列產(chǎn)品,表明了Altera承諾交付滿(mǎn)足用戶(hù)各類(lèi)設計需求的器件。
  • 關(guān)鍵字: Altera  FPGA  Stratix V  

555定時(shí)器的應用及OrCAD/PSpice仿真

  • 摘要:分析了555定時(shí)器內部結構及其工作原理,利用OrCAD/PSpice對555定時(shí)器構成的單穩態(tài)觸發(fā)器、施密特觸發(fā)器 ...
  • 關(guān)鍵字: 555定時(shí)器    EDA    OrCAD  Pspice  10.5    瞬態(tài)分析  

Multisim10在負反饋放大電路實(shí)驗中的應用

  • 摘要:運用Multisim10軟件對負反饋放大電路實(shí)驗進(jìn)行電路設計和仿真,并對仿真結果進(jìn)行分析。將Multisim10軟件應用在實(shí)驗教學(xué)中,使學(xué)生加深對原理知識的理解,將理論和實(shí)踐相結合,從而有效地提高實(shí)驗教學(xué)效果。
  • 關(guān)鍵字: Multisim  10  負反饋  放大電路    

Altera發(fā)布業(yè)界第一款28-nm FPGA開(kāi)發(fā)套件

  • 2011年9月7號,北京——Altera公司(NASDAQ:ALTR)今天宣布開(kāi)始提供第一款帶有28-nm FPGA的開(kāi)發(fā)套件——Stratix V GX FPGA信號完整性套件,在推動(dòng)業(yè)界28-nm FPGA發(fā)展方面樹(shù)立了新里程碑。這一全功能套件支持設計工程師加速高性能系統的設計和開(kāi)發(fā),滿(mǎn)足了業(yè)界對提高帶寬的需求。Stratix V GX FPGA信號完整性開(kāi)發(fā)套件為用戶(hù)提供的平臺能夠測量并評估從600 Mbps到12.5 Gbps的收發(fā)器鏈路性能。
  • 關(guān)鍵字: Altera  FPGA  Stratix V GX   
共273條 14/19 |‹ « 10 11 12 13 14 15 16 17 18 19 »

stratix?10介紹

您好,目前還沒(méi)有人創(chuàng )建詞條stratix?10!
歡迎您創(chuàng )建該詞條,闡述對stratix?10的理解,并與今后在此搜索stratix?10的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>