<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> risc

世界首款 RISC-V 云實(shí)例發(fā)布:來(lái)自法國企業(yè) Scaleway,基于阿里平頭哥 SoC

  • IT之家 3 月 12 日消息,據 RISC-V 國際基金會(huì )官網(wǎng)新聞欄,法國云服務(wù)器廠(chǎng)商 Scaleway 推出世界首款 RISC-V 實(shí)例 Elastic Metal RV1。該實(shí)例基于阿里平頭哥芯片。Elastic Metal RV1 實(shí)例采用搭載 4 顆玄鐵 C910 內核的平頭哥曳影 1520 SoC,存儲配置為 16GB LPDDR4 內存和 128GB eMMC 閃存,網(wǎng)絡(luò )方面則使用了百兆網(wǎng)卡并提供公網(wǎng) IPv4 和 IPv6 地址,支持 Debian、Ubuntu、 Alpine
  • 關(guān)鍵字: RISC-V  阿里平頭哥  Scaleway  云服務(wù)器  

芯原業(yè)界領(lǐng)先的嵌入式GPU IP賦能先楫高性能的HPM6800系列RISC-V MCU

  • 2024年3月4日,中國上?!驹煞荩ㄐ驹?,股票代碼:688521.SH)今日宣布先楫半導體(簡(jiǎn)稱(chēng)“先楫”)的HPM6800系列新一代數字儀表顯示及人機界面系統應用平臺采用了芯原的高性能2.5D圖形處理器(GPU)IP。HPM6800系列產(chǎn)品基于RISC-V CPU內核,具備高算力、低功耗、高集成度和出色的多媒體功能,適用于汽車(chē)儀表、人機交互界面(HMI),以及電子后視鏡(CMS)等需要復雜圖形處理、高分辨率顯示和高性能多媒體用戶(hù)界面的應用。 芯原支持OpenVG的2.5D GPU IP能夠
  • 關(guān)鍵字: 芯原  GPU IP  先楫  RISC-V MCU  

Microchip推出低成本PolarFire SoC Discovery工具包 加速RISC-V和FPGA設計

  • 嵌入式行業(yè)對基于RISC-V?的開(kāi)源處理器架構的需求日益增長(cháng),但在商用芯片或硬件方面的選擇仍然有限。為了填補這一空白并推動(dòng)創(chuàng )新,Microchip Technology Inc.(微芯科技公司)宣布推出PolarFire? SoC Discovery工具包。通過(guò)為嵌入式處理和計算加速提供用戶(hù)友好、功能豐富的開(kāi)發(fā)工具包,Microchip可幫助各種水平的工程師采用新興技術(shù)。新發(fā)布的開(kāi)源開(kāi)發(fā)工具包具有支持Linux?和實(shí)時(shí)應用的四核 RISC-V 應用級處理器、豐富的外設和95K低功耗高性能FPGA邏輯元件。
  • 關(guān)鍵字: Microchip  PolarFire  嵌入式系統工程師  RISC-V  FPGA  

車(chē)規應用,RISC-V架構如何發(fā)力?

  • 「選 X86 還是選 ARM?」這是芯片在設計之初的首要問(wèn)題之一。近些年,這個(gè)選項中還增加了一匹黑馬—RISC-V。從商業(yè)模式來(lái)說(shuō),X86 是封閉的指令架構,適合 PC 端的高性能計算,功耗最高,供應商主要為英特爾和 AMD,基于架構開(kāi)發(fā)芯片并且售賣(mài);Arm 架構是由 Arm 公司研發(fā),適用于移動(dòng)通訊領(lǐng)域,擴展性不及 X86 但能耗居中,基于架構再開(kāi)發(fā)處理器核出售給芯片設計公司。RISC-V 是目前市面上主流架構中,并不由某一家公司所主導的芯片架構,多用于智能穿戴設備,指令精簡(jiǎn),沒(méi)有歷史包袱,功耗也最低。
  • 關(guān)鍵字: RISC-V  

車(chē)規應用,RISC-V架構如何發(fā)力?

  • 「選 X86 還是選 ARM?」這是芯片在設計之初的首要問(wèn)題之一。近些年,這個(gè)選項中還增加了一匹黑馬—RISC-V。從商業(yè)模式來(lái)說(shuō),X86 是封閉的指令架構,適合 PC 端的高性能計算,功耗最高,供應商主要為英特爾和 AMD,基于架構開(kāi)發(fā)芯片并且售賣(mài);Arm 架構是由 Arm 公司研發(fā),適用于移動(dòng)通訊領(lǐng)域,擴展性不及 X86 但能耗居中,基于架構再開(kāi)發(fā)處理器核出售給芯片設計公司。RISC-V 是目前市面上主流架構中,并不由某一家公司所主導的芯片架構,多用于智能穿戴設備,指令精簡(jiǎn),沒(méi)有歷史包袱,功耗也最低。
  • 關(guān)鍵字: RISC-V  

RISC—V助力國產(chǎn)芯片加速崛起

  • 2019年7月,阿里巴巴旗下半導體公司“平頭哥”正式發(fā)布玄鐵910,并宣稱(chēng)是“業(yè)內最強RISC-V處理器之一”,號稱(chēng)性能可比肩Arm v8架構Cortex A7X系列,并且在今年3月, David Patterson在阿里平頭哥玄鐵RISC-V生態(tài)大會(huì )上也大膽預言:“3到5年后,RISC-V將無(wú)處不在!。但在過(guò)去,RISC-V的普及度較低,在中國的知名度就更低了,更多流行的是x86架構和ARM架構,所以人們不禁發(fā)出疑問(wèn),什么是RISC-V?它與x86和ARM的區別是什么?Milk-V 推出 Meles S
  • 關(guān)鍵字: RISC-V  ARM  x86  指令集  

睿思芯科融入開(kāi)源社區,助推RISC-V生態(tài)系統蓬勃發(fā)展

  • 近年來(lái),RISC-V已成全球矚目的新型架構,隨著(zhù)RISC-V企業(yè)與開(kāi)源社區緊密合作,其影響力正不斷拓展——從 IoT設備、車(chē)輛到服務(wù)器等高性能領(lǐng)域,這個(gè)精簡(jiǎn)、開(kāi)源的指令集架構正被開(kāi)發(fā)出更多計算潛力,也進(jìn)一步促進(jìn)這些開(kāi)源社區的發(fā)展。2023年12月消息,中國知名RISC-V企業(yè)睿思芯科陸續宣布了與海內外數個(gè)開(kāi)源社區和組織的緊密合作,包括openKylin、openEuler、deepin(深度)、UEFI Forum等?!白鳛橐患覍?zhuān)注于RISC-V芯片開(kāi)發(fā)的公司,我們一直致力于為用戶(hù)提供高算力、低功耗和高安
  • 關(guān)鍵字: 睿思芯科  RISC-V  開(kāi)源指令  

啟動(dòng)“RISC-V引擎”,助力設計人員探索突破性處理器架構

  • 隨著(zhù)設計社區對RISC-V產(chǎn)生濃厚興趣,瑞薩使用其全面的MCU/MPU生態(tài)系統來(lái)開(kāi)發(fā)可容納任何開(kāi)發(fā)路徑的可行性商業(yè)解決方案?!狣aryl Khoo?????? Vice President of the IoT Platform Division作為微控制器(MCU)和微處理器(MPU)市場(chǎng)的引領(lǐng)者,瑞薩電子致力于在客戶(hù)付出高昂代價(jià)之前,預測客戶(hù)的設計需求并化解挑戰。瑞薩推出32位和64位自有內核產(chǎn)品家族、廣泛的Arm內核產(chǎn)品陣容,以及低功耗處
  • 關(guān)鍵字: RISC-V  瑞薩電子  生態(tài)系統  

國產(chǎn) RISC-V 終端 Sipeed Lichee Console4A 上架,1699 元起

  • IT之家 12 月 11 日消息,國內著(zhù)名開(kāi)源硬件廠(chǎng)商 Sipeed 矽速科技推出 RISC-V 終端 Lichee Console4A,售價(jià) 1699 元(不帶 LM4A 模塊)至 3299 元。Lichee Console4A 是專(zhuān)為 RISC-V 開(kāi)發(fā)者設計的便攜式 RISC-V 開(kāi)發(fā)終端,重量 0.7kg;搭載全新 XuanTie TH1520 芯片原型,四核玄鐵 C910@1.85GHz;板載 LPDDR4X 雙通道高速內存,支持 8G / 16G 容量?;?LM4A SOM,已經(jīng)購
  • 關(guān)鍵字: 矽速科技  RISC-V  

潤開(kāi)鴻宣布旗下 RISC-V 開(kāi)發(fā)平臺 DAYU800 通過(guò) OpenHarmony 兼容測評

  • IT之家 12 月 1 日消息,據 OpenAtom OpenHarmony 官方公眾號報道,潤開(kāi)鴻旗下基于 RISC-V 的開(kāi)發(fā)平臺 HH-SCDAYU800 通過(guò)了 OpenHarmony 3.2.2 Release 版本兼容性測評。據悉,潤開(kāi)鴻 DAYU800 開(kāi)發(fā)平臺基于平頭哥高性能 RISC-V 開(kāi)源架構曳影 TH1520 芯片,支持 OpenHarmony 標準系統;支持藍牙、Wi-Fi、音頻、視頻和攝像頭等功能,支持多種視頻輸入輸出接口,具有 4K 視頻處理能力
  • 關(guān)鍵字: 潤開(kāi)鴻  RISC-V  

瑞薩推出第一代32位RISC-V CPU內核

  • 全球半導體解決方案供應商瑞薩電子近日宣布成功設計、測試并推出基于開(kāi)放標準RISC-V指令集架構(ISA)的32位CPU內核。瑞薩作為業(yè)內首個(gè)為32位通用RISC-V市場(chǎng)獨立研發(fā)CPU內核的廠(chǎng)商,面向物聯(lián)網(wǎng)、消費電子、醫療保健和工業(yè)系統打造了一個(gè)開(kāi)放、靈活的平臺。新的RISC-V CPU內核將擴充瑞薩現有32位微控制器(MCU)IP產(chǎn)品陣容,包括專(zhuān)有RX產(chǎn)品家族和基于A(yíng)rm? Cortex?-M架構的RA產(chǎn)品家族。RISC-V是一種開(kāi)放式ISA,因其靈活性、可擴展性、高能效和開(kāi)放式的生態(tài)系統,在半導體行業(yè)迅
  • 關(guān)鍵字: 瑞薩  RISC-V  CPU內核  

最高 256 核,賽昉科技發(fā)布全新 RISC-V 眾核子系統 IP 平臺

  • IT之家?11 月 24 日消息,賽昉科技公布了自主研發(fā)的片上一致性互聯(lián) IP —— 昉?星鏈-700(StarLink-700),并推出基于 StarLink-700 和昉?天樞-90(Dubhe-90)的 RISC-V 眾核子系統 IP 平臺。StarLink-700 是賽昉科技自研的支持緩存一致性的 Interconnect Fabric IP,號稱(chēng)是國內首款 Mesh 架構互聯(lián)總線(xiàn) IP。StarLink-700 支持最大 144 個(gè)節點(diǎn),單節點(diǎn)可連接設備數 2-5 個(gè),可連接的 CPU
  • 關(guān)鍵字: 賽昉科技  RISC-V  

新 Linux 驅動(dòng)補丁提交:RISC-V 平臺將兼容 Radeon RX 7900 XTX 等 AMD 顯卡

  • IT之家?11 月 24 日消息,無(wú)晶圓廠(chǎng)半導體公司 SiFive 工程師 Samuel Holland 兩天前提交新的驅動(dòng)補丁,為 RISC-V 處理器添加了 AMD Navi 顯卡的支持。RISC-V CPU 目前已經(jīng)兼容 AMD 舊款 x86 GCN GPU,而 Navi 架構驅動(dòng)的 GPU 由于使用了不同圖形代碼,RISC-V 目前尚未提供支持。根據驅動(dòng)描述,用戶(hù)可以在 SiFive HiFive Unmatched 等兼容 RISC-V 處理器的主板上,兼容使用 AMD 的 Navi
  • 關(guān)鍵字: AMD  RISC-V  

又一科技大廠(chǎng)入局,自研AI芯片采用RISC-V架構

  • 媒體報道,Meta自研AI芯片采用開(kāi)放源架構的RISC-V之后,在市場(chǎng)上引起關(guān)注。業(yè)界分析,屬于開(kāi)放源架構的RISC-V因具有低功耗、高度開(kāi)放性,再加上開(kāi)發(fā)成本相對較低等三大優(yōu)勢,因此受到業(yè)界的青睞。報道指出,Meta 僅將自研 AI 芯片MTIA用在自家數據中心,借此加快 AI 運算及推論。因此,在高度客制化之際,不僅能確保運算能力,更有望以RISC-V架構特性達到低功耗的目的。在此情況下,預期每顆RISC-V核心的功耗有望低于25W,Meta可借由RISC-V架構搭配GPU加速器或Arm架構,達到
  • 關(guān)鍵字: AI芯片  RISC-V  架構  

助力RISC-V處理器用于邊緣AI,Codasip提供EDA工具集和IP

共369條 4/25 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|

risc介紹

  RISC(reduced instruction set computer,精簡(jiǎn)指令集計算機)是一種執行較少類(lèi)型計算機指令的微處理器,起源于80年代的MIPS主機(即RISC機),RISC機中采用的微處理器統稱(chēng)RISC處理器。這樣一來(lái),它能夠以更快的速度執行操作(每秒執行更多百萬(wàn)條指令,即MIPS)。因為計算機執行每個(gè)指令類(lèi)型都需要額外的晶體管和電路元件,計算機指令集越大就會(huì )使微處理器更復雜, [ 查看詳細 ]

相關(guān)主題

熱門(mén)主題

RISC—CPU    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>