<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> risc-v系列mcu

物奇推出國內首款 1x1 雙頻并發(fā) Wi-Fi 6 量產(chǎn)芯片

  • IT之家 12 月 19 日消息,重慶物奇微電子現宣布,歷時(shí)三年終于成功推出國內首款 1x1 雙頻并發(fā) Wi-Fi 6 量產(chǎn)芯片 WQ9101。據介紹,該芯片集成 4 個(gè)高性能 RISC-V CPU,支持 IEEE802.11ax 并向下兼容 IEEE802.11 a / b / g / n / ac 協(xié)議;采用 2.4GHz / 5GHz 雙頻架構,支持 DBDC 雙頻并發(fā),以及多個(gè)高速接口和各種外圍接口,可以提供業(yè)內領(lǐng)先的射頻和基帶性能。該公司表示,目前這款芯片主要應用于電視、平板、PC、智
  • 關(guān)鍵字: 物奇微電子  Wi-Fi 6  WQ9101  RISC-V  

IAR Embedded Workbench 將支持 RISC-V 太空級處理器 NOEL-V

  • 瑞典烏普薩拉和哥德堡 – 2022 年 12 月 16 日 – 嵌入式開(kāi)發(fā)軟件和服務(wù)的全球領(lǐng)導者 IAR Systems和 CAES 的容錯處理器設計中心 Gaisler 欣然宣布達成新的合作協(xié)議。IAR Systems即將發(fā)布的 IAR Embedded Workbench for RISC-V 新版本將支持 NOEL-V,即 Gaisler 的 RISC-V 太空級處理器。NOEL-V 是一個(gè)實(shí)現 RISC-V 架構的處理器的可綜合 VHDL 模型。該模型可高度配置,提供了從高性能支持 Linux 架
  • 關(guān)鍵字: IAR Embedded Workbench  RISC-V  太空級處理器  NOEL-V  

高通:已從驍龍 865 開(kāi)始嘗試使用 RISC-V,Arm 是過(guò)時(shí)的傳統架構

  • IT之家 12 月 18 日消息,高通與 Arm 的糾紛已經(jīng)爭吵了有一段時(shí)間,根據高通高管的最新表態(tài),似乎高通要積極布局新興崛起的 RISC-V 架構,從而在一定程度上擺脫 Arm 的束縛。據 The Register 報道,在本周的 RISC-V 峰會(huì )上,高通公司產(chǎn)品管理總監 Manju Varma 表示,RISC-V 是專(zhuān)有 Arm 指令集架構的新興替代品,在高通公司設計芯片的一系列設備上都有機會(huì )使用,包括可穿戴設備、智能手機、筆記本電腦和聯(lián)網(wǎng)汽車(chē)等。根據 Varma 的說(shuō)法,從 2019
  • 關(guān)鍵字: ARM  RISC-V  

Imagination升級為高級會(huì )員并將繼續致力于推動(dòng)RISC-V的發(fā)展

  • Imagination Technologies近日宣布公司已升級為RISC-V International高級會(huì )員并將繼續致力于推動(dòng)RISC-V生態(tài)系統的發(fā)展。在升級為高級會(huì )員后,Imagination計算部副總裁Shreyas Derashri將加入RISC-V International董事會(huì )。Imagination多年來(lái)一直活躍于RISC-V社區,最初通過(guò)廣受歡迎的RVfpga培訓課程推動(dòng)RISC-V架構的教育。今年,公司發(fā)布了其首個(gè)商用RISC-V核——實(shí)時(shí)IMG RTXM-2200 CPU。此
  • 關(guān)鍵字: Imagination  RISC-V  

RISC-V 成功運行安卓 12,阿里平頭哥公布融合新進(jìn)展

  • 北京時(shí)間12月14日早晨,在2022 RISC-V國際峰會(huì )上,阿里平頭哥展示了RISC-V架構與安卓體系融合的最新進(jìn)展:基于SoC原型曳影1520,RISC-V在安卓12(AOSP)上成功運行多媒體、3D渲染、AI識物等場(chǎng)景及功能。這意味著(zhù)安卓系統在RISC-V硬件上得到進(jìn)一步驗證,兩大體系融合開(kāi)始進(jìn)入原生支持的應用新階段。在大部分基礎功能成功實(shí)現后,RISC-V與安卓的融合進(jìn)入應用驗證領(lǐng)域,面臨更多模塊缺失、接口不一致等技術(shù)和系統挑戰。比如在車(chē)載場(chǎng)景中,硬件層需重新設計總線(xiàn)以支持多路輸入,系統層要兼容外
  • 關(guān)鍵字: RISC-V  阿里平頭哥  SoC  多路編解碼  

無(wú)畏 RISC-V 來(lái)勢洶洶,Arm 高管稱(chēng)競爭是好事

  • IT之家 12 月 13 日消息,據臺媒 TechNews 報道,面對 RISC-V 積極開(kāi)疆拓土,Arm 策略與行銷(xiāo)執行副總裁 Drew Henry 在媒體分享會(huì )上表示,要正向看待良性競爭,而 Arm 長(cháng)期建構下來(lái)的硬件效能、軟件及開(kāi)發(fā)工具所形成的龐大生態(tài)系是最大優(yōu)勢,也能滿(mǎn)足產(chǎn)業(yè)需求?!?圖源 ArmDrew Henry 表示,隨著(zhù)數據中心需求急劇增加,加上自動(dòng)駕駛汽車(chē)、AI、物聯(lián)網(wǎng)等新興應用崛起,市場(chǎng)對于運算能力的要求越來(lái)越高,這也使得摩爾定律備受挑戰。如今要靠單一技術(shù)延續摩爾定
  • 關(guān)鍵字: RISC-V  ARM  嵌入式  

第三大CPU架構RISC-V沖向5nm 192核 國產(chǎn)版也要來(lái)了:?jiǎn)魏诵阅苡畜@喜

  • 作為僅次于x86、ARM的第三大CPU架構,RISC-V憑借開(kāi)源、免費的優(yōu)勢迅速發(fā)展,之前主要用于低功耗市場(chǎng),但是現在也開(kāi)始沖擊高性能領(lǐng)域,Ventana公司日前已經(jīng)做出了5nm 192核的芯片。Ventana公司日前發(fā)布了第一款產(chǎn)品Veyron V1,該公司研發(fā)了一種高性能RISC-V架構,每個(gè)CPU模塊中有16個(gè)RISC-V內核,頻率3.6GHz,整合48MB緩存,整個(gè)處理器可以集成12個(gè)CPU模塊,做到192核,臺積電5nm工藝生產(chǎn)制造,還有自己開(kāi)發(fā)的高性能IO核心,延遲低至7ns,接近原生核心性能
  • 關(guān)鍵字: RISC-V  5nm  192核  

Microchip在RISC-V峰會(huì )上展示基于RISC-V的FPGA和空間計算解決方案

  • 中端FPGA和片上系統(SoC)FPGA對于將計算機工作負載轉移到網(wǎng)絡(luò )邊緣發(fā)揮著(zhù)重要作用。Microchip Technology Inc.(美國微芯科技公司)憑借其屢獲殊榮的FPGA幫助推動(dòng)了這一轉變,現又推出首款基于RISC-V的FPGA,其能效是同類(lèi)中端FPGA的兩倍,并具有同類(lèi)最佳的設計、操作系統和解決方案生態(tài)系統。Microchip將在2022年RISC-V峰會(huì )上展示該解決方案,并預覽其PolarFire 2 FPGA硅平臺和基于RISC-V的處理器子系統及軟件套件路線(xiàn)圖。Microchip還將
  • 關(guān)鍵字: Microchip  RISC-V峰會(huì )  RISC-V  FPGA  空間計算  

Codasip 宣布成立 Codasip 實(shí)驗室,以加速行業(yè)前沿技術(shù)的開(kāi)發(fā)和應用!

  • 德國慕尼黑,2022年12月7日——處理器設計自動(dòng)化和RISC-V處理器IP的領(lǐng)導者Codasip今日宣布成立Codasip實(shí)驗室(Codasip Labs)。作為公司內部創(chuàng )新中心,新的Codasip實(shí)驗室將支持關(guān)鍵應用領(lǐng)域中創(chuàng )新技術(shù)的開(kāi)發(fā)和商業(yè)應用,覆蓋了安全、功能安全(FuSa)和人工智能/機器學(xué)習(AI/ML)等方向。該實(shí)驗室的使命在于識別和構建相關(guān)技術(shù),以擴展定制計算的可能性,并加快具有定制化的、領(lǐng)域專(zhuān)用設計的差異化產(chǎn)品的開(kāi)發(fā),并縮短其上市時(shí)間。Codasip實(shí)驗室將由公司創(chuàng )始人兼總裁馬克仁(Ka
  • 關(guān)鍵字: Codasip  Codasip 實(shí)驗室  IP  RISC-V  

MR6450系列RISC-V核心板究竟有哪些過(guò)人之處?

  • 隨著(zhù)AIoT時(shí)代的到來(lái),RISC-V作為新興架構,其精簡(jiǎn)及開(kāi)源的特性在物聯(lián)網(wǎng)的應用領(lǐng)域有很大的優(yōu)勢,為此ZLG致遠電子推出MR6450系列RISC-V核心板,下面詳細為大家介紹其具體參數與典型應用。MR6450核心板性能如何?MR6450系列核心板基于先楫半導體的HPM6450IVM1開(kāi)發(fā),主頻高,支持高速數據處理能力,具有豐富的通信接口,適合于工業(yè)控制、儀器儀表、電機控制等應用場(chǎng)合。核心特點(diǎn):● 單核32位 RISC-V 處理器,816MHz主頻,高于9000 CoreMark?和4500以上的DMIP
  • 關(guān)鍵字: MR6450  RISC-V核心板  

“芯”突破!行業(yè)首款RISC-V物聯(lián)網(wǎng)安全芯片“港華芯”正式發(fā)布!

  • 11月29日,由港華集團名氣家主辦的“港華芯暨生態(tài)合作發(fā)布會(huì )”于蘇州港華大廈順利舉行。名氣家戰略合作伙伴賽昉科技、微五科技、芯昇科技、愛(ài)旗科技、紫光展銳、移遠通信、中國電信、中國移動(dòng)的代表們通過(guò)線(xiàn)上線(xiàn)下共同參與。能源行業(yè)的數字化、智能化轉型正全面提速,與此同時(shí)信息安全體系建設和完善也被提到前所未有的高度。隨著(zhù)國家出臺《關(guān)鍵信息基礎設施安全保護條例》,特別提出要重點(diǎn)保障包括能源行業(yè)在內的關(guān)鍵信息基礎設施的安全。港華集團作為城市燃氣基礎設施服務(wù)商率先行動(dòng),以“港華芯”為抓手,致力于在筑牢行業(yè)數據安全“防火墻”
  • 關(guān)鍵字: 港華芯  安全芯片  RISC-V  

IAR Systems 與嘉楠科技達成合作,支持RISC-V內核高精度AI芯片

  • 中國上?!?022年11月23日——嵌入式開(kāi)發(fā)軟件和服務(wù)的全球領(lǐng)導者 IAR Systems 與領(lǐng)先的端側 AI 芯片研發(fā)供應商嘉楠科技 (NASDAQ: CAN) 今天共同宣布,IAR Systems 最新推出的 Embedded Workbench for RISC-V 3.11.1版本已支持嘉楠勘智K510芯片,助力開(kāi)發(fā)雙核RISC-V 64位 AI 端側推理芯片。IAR Embedded Workbench for RISC-V是一個(gè)完整的C/C++編譯器和調試器工具鏈,將嵌入式開(kāi)發(fā)者所需的一切
  • 關(guān)鍵字: IAR Systems  嘉楠  RISC-V  AI芯片  

全新 IAR Embedded Workbench for RISC-V 支持 Andes CoDense?擴展

  • 瑞典烏普薩拉 - 2022 年 11 月 17 日 - 嵌入式開(kāi)發(fā)軟件和服務(wù)的全球領(lǐng)導者 IAR Systems? 宣布其最新版本的 IAR Embedded Workbench for RISC-V 3.11版現已完全支持 Andes Technology(晶心科技)旗下 AndeStar? V5 RISC-V 處理器的 CoDense? 擴展。CoDense? 是處理器 ISA(指令集架構)的專(zhuān)利擴展,能夠幫助 IAR 的工具鏈生成緊湊的代碼,從而節省目標處理器上的閃存,而在之前版本中已實(shí)現支持的 A
  • 關(guān)鍵字: IAR Embedded Workbench for RISC-V  Andes CoDense  

Codasip通過(guò)收購Cerberus增強RISC-V處理器設計的安全性

  • 德國慕尼黑市,2022年11月 - 處理器設計自動(dòng)化和RISC-V處理器硅知識產(chǎn)權(IP)的領(lǐng)導者Codasip日前宣布,其已收購Cerberus Security Labs公司。Cerberus的物聯(lián)網(wǎng)(IoT)安全IP和經(jīng)驗豐富的團隊將支持Codasip的客戶(hù)能夠快速為RISC-V處理器設計集成安全解決方案。此項收購未披露具體金額,且收購事項已完成并立即生效??偛课挥谟祭锼雇袪柕腃erberus團隊將作為Codasip員工加入到團隊。Codasip首席執行官Ron Black評論道:“安全性是互聯(lián)
  • 關(guān)鍵字: Codasip  Cerberus  RISC-V處理器  

Arm和高通打架 中國芯片尋找第三道路RISC-V

  • 圖源:東方IC芯片行業(yè)兩家重量級企業(yè)Arm和高通的法庭訴訟進(jìn)入攻防戰階段,而近期傳出的相關(guān)消息,更有可能對全球芯片行業(yè)的發(fā)展帶來(lái)極大的影響。高通在近期提交給法庭的一份證據中提到,Arm在與其他客戶(hù)溝通時(shí)表示,高通所獲授權在2024年到期后不再續簽,這也意味著(zhù)高通將不能再提供Arm架構的芯片。另外,所有獲得Arm授權的半導體制造商將無(wú)法向OEM客戶(hù)提供CPU外的其他SoC組件,包括GPU、NPU等,因為Arm計劃將CPU許可證協(xié)議與這些組件的許可證協(xié)議打包在一起授權。這場(chǎng)訴訟源于高通2021年收購了芯片設計
  • 關(guān)鍵字: RISC-V  龍芯中科  LoongArch架構  
共365條 10/25 |‹ « 8 9 10 11 12 13 14 15 16 17 » ›|

risc-v系列mcu介紹

您好,目前還沒(méi)有人創(chuàng )建詞條risc-v系列mcu!
歡迎您創(chuàng )建該詞條,闡述對risc-v系列mcu的理解,并與今后在此搜索risc-v系列mcu的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>