EEPW首頁(yè) >>
主題列表 >>
q-layer
q-layer 文章 進(jìn)入q-layer技術(shù)社區
從原理圖到PCB設計流程,你一定要知道
- 6大PCB設計技巧,開(kāi)關(guān)電源設計一定用得上! 在任何開(kāi)關(guān)電源設計中,PCB板的物理設計都是最后一個(gè)環(huán)節,如果設計方法不當,PCB可能會(huì )輻射過(guò)多的電磁干擾,造成電源工作不穩定,以下針對各個(gè)步驟中所需注意的事項進(jìn)行分析?! ?從原理圖到PCB設計流程 建立元件參數——>輸入原理網(wǎng)表->設計參數設置->手工布局->手工布線(xiàn)->驗證設計——>復查->CAM輸出?! ?參數設置 相鄰導線(xiàn)間距必須能滿(mǎn)足電氣安全要求,而且為了便于操作和生產(chǎn),間距也應盡量寬些。最小間距
- 關(guān)鍵字: PCB Layer
工程師設計經(jīng)驗分享:畫(huà)FPGA開(kāi)發(fā)板所犯的那些錯誤

- 畫(huà)FPGA開(kāi)發(fā)板所犯的那些錯誤,小編這里先截下我最初畫(huà)這個(gè)開(kāi)發(fā)板的一張“慘不忍睹”的PCB讓大家看看?! op Layer如圖: Bottom Layer如圖: 第一遍畫(huà)的時(shí)候,想“速戰速決”把它畫(huà)完,草草了事,但是等全部布線(xiàn)完以后卻發(fā)現這里面的錯誤實(shí)在是太多了,我覺(jué)得最核心的錯誤就是一開(kāi)始就沒(méi)有注意整個(gè)系統各個(gè)元器件的布局,從而導致了“災難”的發(fā)生,后來(lái)的布線(xiàn)也就非常困難。大家很容易可以
- 關(guān)鍵字: FPGA Layer
共4條 1/1 1 |
q-layer介紹
您好,目前還沒(méi)有人創(chuàng )建詞條q-layer!
歡迎您創(chuàng )建該詞條,闡述對q-layer的理解,并與今后在此搜索q-layer的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對q-layer的理解,并與今后在此搜索q-layer的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
