<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> niosii

基于FPGA NiosII的MPEG-4視頻播放器設計

  • 多媒體技術(shù)實(shí)用化的關(guān)鍵技術(shù)之一,就是解決視頻、音頻數字化以后數據量大,與數字存儲媒體、通信網(wǎng)容量小的矛盾,其解決途徑就是壓縮。為了支持低比特率視頻傳輸業(yè)務(wù),MPEG.
  • 關(guān)鍵字: NiosII  MPEG-4  FPGA  視頻播放器  

基于FPGA的嵌入式圖像監控系統設計

  • 本文主要完成了嵌入式圖像監控系統的設計,該系統克服了模擬圖像監控技術(shù)具有的弊端,在普通家庭、臨時(shí)性作業(yè)場(chǎng)所中具有很強的應用前景。這些領(lǐng)域一般對視頻傳輸指標的要求不一定很高,但要求便于攜帶,同時(shí)功耗較小(例如臨時(shí)性場(chǎng)合等),具有體積小、功耗低、成本低、速度快、穩定性好等特點(diǎn),可以有效地克服傳統的基于計算機的監控系統的缺點(diǎn)。系統可做為一個(gè)智能部件“嵌入”到各種應用系統中,如將其配上網(wǎng)絡(luò )接口接上計算機系統,即可構成一個(gè)監控網(wǎng)絡(luò )系統,是一種相對獨立的OEM部件。
  • 關(guān)鍵字: 圖像監控系統  NiosII  FPGA  

基于A(yíng)RM和FPGA的服務(wù)機器人運動(dòng)控制系統研究

  • 介紹了一種基于A(yíng)RM和FPGA的嵌入式控制系統,該系統既能獨立運行又能在計算機輔助下運行,是一種兼具柔性和開(kāi)放性的系統。利用ARM的強大的數據流轉換功能和FPGA的快速配置能力,實(shí)現硬件可重構。給出了系統的總體結構、ARM和FPGA之間的通信設計,重點(diǎn)給出了基于NiosII的嵌入式可重構底層控制設計,PWM功能模塊在FPGA上的實(shí)現。設計的系統集成度高、靈活。實(shí)驗表明系統具有高可靠性,能滿(mǎn)足服務(wù)機器人外圍器件多樣性控制的要求。ARM和FPGA不僅可以并行運行處理數據,其之間又可以互相通信,實(shí)現了系統的擴展
  • 關(guān)鍵字: 硬件可重構  NiosII  FPGA  

基于Nios II的過(guò)程控制實(shí)驗裝置的研究

  • 利用SOPC強大的IP核和容易配置的優(yōu)勢簡(jiǎn)化設計流程。充分發(fā)揮NiosⅡ強大的并行處理能力。該系統主要涉及多個(gè)下位機與FPGA的通信問(wèn)題。
  • 關(guān)鍵字: SOPC  IP核  NiosII  

片上可編程系統在地震數據采集中的應用

  • 通過(guò)靈活配置,采用包括NiosII CPU軟核、采集控制接口、通訊接口以及數據傳輸控制模塊等一些外圍接口,配合ADC采集芯片,組成了一個(gè)具有采集控制和傳輸功能的數據采集系統。通過(guò)測試和實(shí)驗,達到了預期的設計要求??s短了開(kāi)發(fā)周期,提高了研發(fā)的工作效率。
  • 關(guān)鍵字: NiosII  ADC  數據采集系統  

基于NIOS II多處理機技術(shù)的的網(wǎng)絡(luò )數據處理研究

  • 隨著(zhù)嵌入式網(wǎng)絡(luò )(網(wǎng)絡(luò )就是用物理鏈路將各個(gè)孤立的工作站或主機相連在一起,組成數據鏈路,從而達到資源共享和通信的目的)數據處理系統的廣泛應用,網(wǎng)絡(luò )(網(wǎng)絡(luò )就是用物理鏈路將各個(gè)孤立的工作站或主機相連在一起,組成數據鏈路,從而達到資源共享和通信的目的)數據高速處理對嵌入式系統提出更高的要求,對于單處理器的網(wǎng)絡(luò )(網(wǎng)絡(luò )就是用物理鏈路將各個(gè)孤立的工作站或主機相連在一起,組成數據鏈路,從而達到資源共享和通信的目的)數據處理方式已無(wú)法滿(mǎn)足要求,為此,提出對于SOPC(System On Programmable Chip)的
  • 關(guān)鍵字: SOPC  NiosII  多處理機  

基于NIOS Ⅱ軟核處理器的的UART通信的實(shí)現

  • NIOS ⅡI軟核處理器具有可裁減,配置靈活等優(yōu)點(diǎn)。在實(shí)際使用中,可根據需求,構建最合適的處理器系統及外部接口而無(wú)需更改硬件電路或增加擴展芯片。它提供完備的數據通信協(xié)議,用戶(hù)只需要使用相關(guān)的IP核即可得到所需的接口。針對這些特點(diǎn),本文介紹了基于NIOS II軟核處理器的異步串行通信的實(shí)現方法,講述了如何采用SOPC Builder定制UART(異步串行收發(fā)器)IP核,重點(diǎn)討論了在NIOS II集成開(kāi)發(fā)環(huán)境下的幾種編程方法。
  • 關(guān)鍵字: NiosII  IP核  SoPCBuilder  

基于Nios II的掃描信號發(fā)生器IP核設計

  • 本文根據NiosII嵌入式系統的Avalon總線(xiàn)規范,提出了一種可控震源掃描信號發(fā)生器IP核設計的方法,并詳細介紹了IP核的硬件和軟件設計。該方法采用自定制組件的軟、硬件協(xié)同設計,實(shí)現了起止頻率和掃描時(shí)長(cháng)可調的線(xiàn)性升降頻正弦掃描信號與頻率可調的偽隨機掃描信號發(fā)生器的IP核設計。通過(guò)對該IP核進(jìn)行驗證,證明了其可行性和正確性。
  • 關(guān)鍵字: Avalon總線(xiàn)  IP核  NiosII  

NIOS II開(kāi)發(fā)環(huán)境建立方法

  • 在20分鐘內建立一個(gè)NIOS II開(kāi)發(fā)環(huán)境的方法。
  • 關(guān)鍵字: NiosII  QuartusII  管腳分配  

基于FPGA的片上可編程系統(SOPC)設計之:典型實(shí)例-基于NIOS II處理器的數字鐘設計

  • 本節旨在通過(guò)給定的工程實(shí)例——“數字鐘”來(lái)熟悉Altera軟嵌入式系統的軟硬件設計方法。同時(shí)使用基于A(yíng)ltera FPGA的開(kāi)發(fā)板將該實(shí)例進(jìn)行下載驗證,完成工程設計的硬件實(shí)現。在本節中,將主要講解以下知識點(diǎn)。
  • 關(guān)鍵字: SOPC  NiosII  FPGA  數字鐘  

基于FPGA的片上可編程系統(SOPC)設計之:典型實(shí)例-基于NIOS II處理器的“Hello LED”程序設計

  • 本節旨在通過(guò)給定的工程實(shí)例——“Hello LED”來(lái)熟悉Altera軟嵌入式系統的軟硬件設計方法。同時(shí)使用基于A(yíng)ltera FPGA的開(kāi)發(fā)板將該實(shí)例進(jìn)行下載驗證,完成工程設計的硬件實(shí)現。本節主要講解下面一些
  • 關(guān)鍵字: SOPC  NiosII  FPGA  

基于FPGA的片上可編程系統(SOPC)設計之:基于NIOS II的開(kāi)發(fā)設計流程

  • NIOS II使用NIOS II IDE集成開(kāi)發(fā)環(huán)境來(lái)完成整個(gè)軟件工程的編輯、編譯、調試和下載。在采用NIOS處理器設計嵌入式系統時(shí),通常會(huì )按照以下步驟。
  • 關(guān)鍵字: 片上可編程系統  SOPC  FPGA  NiosII  

基于FPGA的片上可編程系統(SOPC)設計之:Altera公司的NIOS II解決方案

  • NIOS II是一個(gè)用戶(hù)可配置的通用RISC嵌入式處理器。Altera推出的NIOS II系列嵌入式處理器擴展了目前世界上最流行的軟核嵌入式處理器的性能。
  • 關(guān)鍵字: Altera  片上可編程系統  SOPC  FPGA  NiosII  

基于NiosII的工程爆破振動(dòng)數據采集控制器設計

  • 介紹了一種在工程爆破振動(dòng)數據采集中應用的控制器設計方案。系統采用Altera公司的FPGA作為主控制器芯片,其中集成控制邏輯單元與NiosII軟核嵌入式處理器二者結合成為單芯片控制器方案。
  • 關(guān)鍵字: NiosII  嵌入式處理器  FPGA  

基于Nios II的MIII總線(xiàn)轉換板設計

  • 本文介紹的MIII總線(xiàn)轉換板的主要功能是將機載火控設備的MIII總線(xiàn)數據轉換成串口數據,以方便實(shí)現與PC機的通信,這樣,PC機就可讀取機載設備數據或發(fā)送指令以操作總線(xiàn)設備。
  • 關(guān)鍵字: MIII總線(xiàn)  VerilogHDL  NiosII  
共72條 1/5 1 2 3 4 5 »
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>