<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> matlab-dsp

FPGA與DSP協(xié)同處理系統設計之: FPGA與DSP的通信接口設計

  • 以上的接口中,比較常用的接口是EMIF和HPI。其中總線(xiàn)接口需要協(xié)議支持,開(kāi)發(fā)難度較大,串行接口開(kāi)發(fā)簡(jiǎn)單,但是速率較慢。VPORT等特殊接口一般是在特定的場(chǎng)合下應用,不具備通用性,而且需要修改DSP驅動(dòng),開(kāi)發(fā)周期較長(cháng)。
  • 關(guān)鍵字: DSP  協(xié)同處理  FPGA  通信接口  EMIF  HPI  BlockRAM  

FPGA與DSP協(xié)同處理系統設計之: 基于FPGA+DSP協(xié)同處理平臺的優(yōu)勢和適用領(lǐng)域

  • FPGA的一個(gè)重要的應用領(lǐng)域就是數字信號處理,隨著(zhù)FPGA密度和速度的提高,現在FPGA已經(jīng)可以勝任一些原來(lái)只有專(zhuān)用芯片或者多DSP才能完成的計算任務(wù)。
  • 關(guān)鍵字: DSP  協(xié)同處理  FPGA  

借助MATLAB算法數學(xué)模型實(shí)現FPGA浮點(diǎn)定點(diǎn)轉換

  • 當創(chuàng )建一個(gè) DSP 算法的數學(xué)模型時(shí),MATLAB 是天然之選,且出于硬件考慮,可以無(wú)阻礙地使用。將一個(gè)算法轉換為在 FPGA 上實(shí)現的定點(diǎn)模型是一個(gè)復雜的、可從 AccelDSP Synthesis 綜合工具提供的自動(dòng)化、加速和可視化功能中大大受益的過(guò)程。
  • 關(guān)鍵字: DSP算法  matlab  FPGA  

基于FPGA的數字下變頻的工作理念分析

  •  近年來(lái),軟件無(wú)線(xiàn)電已經(jīng)成為通信領(lǐng)域一個(gè)新的發(fā)展方向,數字下變頻技術(shù)(Digital Down Converter-DDC)是軟件無(wú)線(xiàn)電的核心技術(shù)之一,也是計算量最大的部分?;贔PGA的DDC設計一
  • 關(guān)鍵字: DSP  DDC  FPGA  濾波器  

基于FPGA的說(shuō)話(huà)人識別系統,包含原理圖、源代碼

  • 隨著(zhù)網(wǎng)絡(luò )信息化技術(shù)的迅猛發(fā)展,身份驗證的數字化、隱性化、便捷化顯得越來(lái)越重要。語(yǔ)言作為人類(lèi)的自然屬性之一,說(shuō)話(huà)人語(yǔ)言具有各自的生物特征,這使得通過(guò)語(yǔ)音分析進(jìn)行說(shuō)話(huà)人識別(Speaker Recognition, RS)成為可能。
  • 關(guān)鍵字: 語(yǔ)音識別系統  matlab  FPGA  最小距離算法  

基于FPGA的卡拉OK打分系統完整設計

  • 本文提出一種基于FPGA和DSP的新型卡拉OK評分系統。本系統除了運用一些新型的集成芯片來(lái)進(jìn)行運算處理,還提出了一種改進(jìn)了的評分算法,來(lái)盡量減小評分所需的運算量,同時(shí)使評價(jià)結果與演唱者實(shí)際水平盡量吻合。
  • 關(guān)鍵字: matlab  語(yǔ)音信號處理  FPGA  時(shí)域比較  頻域比較  

啤酒生產(chǎn)線(xiàn)的啤酒瓶自動(dòng)檢驗設備

  • 本設備是啤酒生產(chǎn)線(xiàn)整線(xiàn)自動(dòng)化中的關(guān)鍵檢驗裝置,主要用來(lái)檢驗啤酒瓶的質(zhì)量,包括破口,瓶壁帶有霉斑、拉絲、異物、火堿等。本設備基于機器視覺(jué)技術(shù),通過(guò)FPGA實(shí)現。設備通過(guò)攝像頭實(shí)時(shí)獲得生產(chǎn)線(xiàn)上的啤酒瓶照片,針對不同的質(zhì)量問(wèn)題,通過(guò)相應的圖像分析與識別算法,得出檢驗結果,并將存在質(zhì)量問(wèn)題的啤酒瓶自動(dòng)處理、記錄。
  • 關(guān)鍵字: 啤酒瓶自動(dòng)檢驗  matlab  FPGA  Spartan3E  

用矢量信號分析儀檢測非線(xiàn)性失真(一)

  • 移動(dòng)通信網(wǎng)絡(luò )所用功率放大器的一個(gè)關(guān)鍵性能參數為非線(xiàn)性失真。但過(guò)度的非線(xiàn)性失真會(huì )使誤碼率(BER)提高,導致移動(dòng)通信網(wǎng)絡(luò )中所傳輸的語(yǔ)音及數據信號質(zhì)量下降。
  • 關(guān)鍵字: 矢量信號發(fā)生器  RMS  DSP  

基于FPGA的IIR數字濾波器的設計方案

  • 用FPGA實(shí)現數字濾波器具有實(shí)時(shí)性強、靈活性高、處理速度快以及小批量生產(chǎn)成本低等優(yōu)點(diǎn),所以得到了較為廣泛的應用。本文以巴特沃思數字帶通濾波器為例,較為詳細地介紹了其設計和實(shí)現方法。給定巴特沃茲數字帶通濾波器的抽樣頻率為500Hz,上、下邊帶截止頻率分別為150Hz和30Hz。
  • 關(guān)鍵字: IIR數字濾波器  雙線(xiàn)性變換法  FPGA  matlab  

多通道數據采集系統

  • 工業(yè)測量系統常常必須對來(lái)自多個(gè)信號源的信號進(jìn)行數字化處理,可采用幾種方式來(lái)實(shí)現這種處理。在圖1a中,模擬多路復用器(MUX)在來(lái)自8個(gè)模擬傳感器的輸入信號中進(jìn)行選擇,然后MUX將輸出信號饋送給信號調節放大器,信號調節放大器將輸出信號饋送給模數轉換器(ADC)。目前普遍采用集成了多路復用器和ADC的IC,但也可以購買(mǎi)分離的元件。
  • 關(guān)鍵字: 數據采集  DSP  MUX  

基于 DSP 的電子負載:電子負載控制系統軟件設計

  • 基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設計,用數字控制環(huán)代替模擬控制環(huán)節,實(shí)現用于對各種電源進(jìn)行考核的實(shí)驗裝置
  • 關(guān)鍵字: DSP  電子負載控制系統  軟件設計  

基于 DSP 的電子負載---- 系統調試及結果分析

  • 基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設計,用數字控制環(huán)代替模擬控制環(huán)節,實(shí)現用于對各種電源進(jìn)行考核的實(shí)驗裝置
  • 關(guān)鍵字: DSP  電子負載  硬件調試  

基于 DSP 的電子負載----硬件和軟件功能的分配和協(xié)調

  • 基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設計,用數字控制環(huán)代替模擬控制環(huán)節,實(shí)現用于對各種電源進(jìn)行考核的實(shí)驗裝置。
  • 關(guān)鍵字: DSP  電子負載  硬件框圖  

基于 DSP 的電子負載----電子負載系統設計方案

  • 基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設計,用數字控制環(huán)代替模擬控制環(huán)節,實(shí)現用于對各種電源進(jìn)行考核的實(shí)驗裝置。
  • 關(guān)鍵字: DSP  電子負載  模擬電子  

基于 DSP 的電子負載----功率電路設計和采樣電路設計

  • 基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設基于DSP的電子負載,是在傳統的模擬電子基礎上,利用電力電子技術(shù)、計算機控制技術(shù)及電力系統自動(dòng)化設計,用數字控制環(huán)代替模擬控制環(huán)節,實(shí)現用于對各種電源進(jìn)行考核的實(shí)驗裝置
  • 關(guān)鍵字: DSP  電子負載  功率電路設計  采樣電路設計  
共4240條 17/283 |‹ « 15 16 17 18 19 20 21 22 23 24 » ›|

matlab-dsp介紹

您好,目前還沒(méi)有人創(chuàng )建詞條matlab-dsp!
歡迎您創(chuàng )建該詞條,闡述對matlab-dsp的理解,并與今后在此搜索matlab-dsp的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

MATLAB-DSP    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>