EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 進(jìn)入dsp+fpga技術(shù)社區
CRC循環(huán)冗余校驗的原理與算法及FPGA實(shí)現
- CRC基本原理在串行數據流的最有效的檢錯方案是CRC(Cyclic Redundancy check)循環(huán)冗余檢驗,CRC循環(huán)冗余校驗最根本的原理就是將原始數據除以某個(gè)固定的
- 關(guān)鍵字: CRC 循環(huán)冗余 FPGA
基于FPGA的設計解決物聯(lián)網(wǎng)實(shí)現的核心挑戰
- 當前,物聯(lián)網(wǎng)(IoT)已成為一個(gè)廣受歡迎的名詞,幾乎每一個(gè)電子設備相互連接到互聯(lián)網(wǎng)上加以使用,都被大家稱(chēng)為物聯(lián)網(wǎng)。它包含了一個(gè)從智能家電、汽車(chē)到可
- 關(guān)鍵字: FPGA
FPGA和CPLD內部自復位電路設計方案
- 本文描述了復位的定義,分類(lèi)及不同復位設計的影響,并討論了針對FPGA和CPLD的內部自復位方案。1、定義復位信號是一個(gè)脈沖信號,它會(huì )使設計的電路進(jìn)入設
- 關(guān)鍵字: FPGA
DSP內核+ARM核成高性能實(shí)時(shí)應用首選
- 高速、高密集的數據處理需求不斷挑戰著(zhù)DSP的性能極限,順應這些需求,DSP未來(lái)將如何發(fā)展?日前,在與ADI工業(yè)部門(mén)市場(chǎng)經(jīng)理陸磊的交流中,筆者找到了些許
- 關(guān)鍵字: 開(kāi)源操作系統 處理器 浮點(diǎn)算法 DSP
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng )建詞條dsp+fpga!
歡迎您創(chuàng )建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
