EEPW首頁(yè) >>
主題列表 >>
dds-s1
dds-s1 文章 進(jìn)入dds-s1技術(shù)社區
基于STM32的雙路信號源及配置平臺設計

- 隨著(zhù)在雷達探測、儀表測量、化學(xué)分析等領(lǐng)域研究的不斷深入,不僅要求定性的完成目標檢測,更加需要往高精度、高分辨率成像的方向發(fā)展。一方面,產(chǎn)生頻率、 幅度靈活可控,尤其是低相位噪聲、低雜散的頻率源對許多儀器設備起著(zhù)關(guān)鍵作用。另一方面,電子元器件實(shí)際性能參數并非理想以及來(lái)存在自外部?jì)炔康母蓴_,大 量的誤差因素會(huì )嚴重影響系統的準確性。雙路參數可調的信號源可有效地對系統誤差、信號通道間不平衡進(jìn)行較調,并且可以產(chǎn)生嚴格正交或相關(guān)的信號,這在弱信 號檢測中發(fā)揮重要作用。為此本文采用雙通道DDS方法,以STM32為控
- 關(guān)鍵字: STM32 DDS
FPGA和DDS在信號源中的應用

- 1引言 DDS同DSP(數字信號處理)一樣,是一項關(guān)鍵的數字化技術(shù)。DDS是直接數字式頻率合成器(DirectDigitalSynthesizer)的英文縮寫(xiě)。與傳統的頻率合成器相比,DDS具有低成本、低功耗、高分辨率和快速轉換時(shí)間等優(yōu)點(diǎn),廣泛使用在電信與電子儀器領(lǐng)域,是實(shí)現設備全數字化的一個(gè)關(guān)鍵技術(shù)。在各行各業(yè)的測試應用中,信號源扮演著(zhù)極為重要的作用。但信號源具有許多不同的類(lèi)型,不同類(lèi)型的信號源在功能和特性上各不相同,分別適用于許多不同的應用。目前,最常見(jiàn)的信號源類(lèi)型包括任意波形發(fā)生器,函數發(fā)
- 關(guān)鍵字: FPGA DDS
Apple Watch S1芯片終被拆解

- 熱門(mén)的電子產(chǎn)品除了煎、炸、烹、炒、攪拌、挨槍子兒之外,免不了要到iFixit的螺絲刀下走一遍。蘋(píng)果的Apple Watch自然也逃脫不了,前兩天就已經(jīng)被大卸八塊兒了。 在iFixit的螺絲刀、撬棒觸及不到的地方,比如Apple Watch嚴密封裝起來(lái)的S1芯片就需要能夠庖丁解牛的手術(shù)刀了。這一次ABI Research對S1進(jìn)行了完全徹底的解剖,并辨識出了其中一些主要的部件。 從ABI提供的拆解照片可以清晰地看到Apple Watch的主板,中間是一個(gè)代號為APL 0778的芯片,這應該是
- 關(guān)鍵字: Apple Watch S1
基于A(yíng)D9858寬帶雷達信號源的設計及應用

- 現代雷達面臨著(zhù)綜合性電子干擾、反輻射導彈、低空和超低空突防以及目標隱身技術(shù)的等4大威脅,這就要求現代雷達具有反地物、抗積極和消極干擾、反隱身和自身生存的能力,其信號具有頻率捷變、波形參數捷變以及自適應跳頻的能力。因此對雷達信號產(chǎn)生器提出了越來(lái)越高的要求,要求具有寬頻帶、高精度、高穩定以及快速跳變的能力。隨著(zhù)現代電子技術(shù)的發(fā)展,高性能直接數字合成DDS(Direct DigitalSynthesis)技術(shù)、數字信號處理DSP(Digital Signal Processing)技術(shù)及大規??删幊踢壿嬈骷?/li>
- 關(guān)鍵字: AD9858 DDS
基于DDS跳頻信號源的設計與實(shí)現

- 0 引言 跳頻通信具有較強的抗干擾、抗多徑衰落、抗截獲等能力,已廣泛應用于軍事、交通、商業(yè)等各個(gè)領(lǐng)域。頻率合成器是跳頻系統的心臟,直接影響到跳頻信號的穩定性和產(chǎn)生頻率的準確度。目前頻率合成主要有三種方法:直接模擬合成法、鎖相環(huán)合成法和直接數字合成法(DDS)。直接模擬合成法利用倍頻(乘法)、分頻(除法)、混頻(加法與減法)及濾波,從單一或幾個(gè)參考頻率中產(chǎn)生多個(gè)所需的頻率。該方法頻率轉換時(shí)間快(小于100ns),但是體積大、功耗高,目前已基本不用。鎖相環(huán)合成法通過(guò)鎖相環(huán)完成頻率的加、減、乘、除運算
- 關(guān)鍵字: DDS FPGA
DSP和DDS的三維感應測井高頻信號源實(shí)現

- 高頻信號源設計是三維感應測井的重要組成部分。三維感應測井的原理是利用激勵信號源通過(guò)三個(gè)正交的發(fā)射線(xiàn)圈向外發(fā)射高頻信號,再通過(guò)多組三個(gè)正交的接收線(xiàn)圈,得到多組磁場(chǎng)分量,從而準確測量地層各向異性電阻率。在測井過(guò)程中,要求信號源的頻率為高頻,并且要求信號的頻率有很高的穩定性。 產(chǎn)生信號的方法很多,可以采用函數發(fā)生器外接分立元件來(lái)實(shí)現,通過(guò)調節外接電容或電阻來(lái)設置輸出信號頻率。但輸出信號受外部分立器件參數影響很大,且輸出信號頻率不能太高,同時(shí)無(wú)法實(shí)現頻率步進(jìn)調節。另外,采用FPGA可實(shí)現信號發(fā)生器的設計
- 關(guān)鍵字: DSP DDS
基于DDS IP核及Nios II的可重構信號源設計

- SOPC(System on a Programmable Chip,片上可編程系統)是Altera公司提出的一種靈活、高效的SOC解決方案。它將處理器、存儲器、I/O接口、LVDS、CDR等系統設計需要的功能模塊集成到一個(gè)可編程邏輯器件上,構建一個(gè)可編程的片上系統。它具有靈活的設計方式,軟硬件可裁減、可擴充、可升級,并具備軟硬件在系統可編程的功能。SOPC的核心器件FPGA已經(jīng)發(fā)展成一種實(shí)用技術(shù),讓系統設計者把開(kāi)發(fā)新產(chǎn)品的時(shí)間和風(fēng)險降到最小。最重要的是,具有現場(chǎng)可編程性的FPGA延長(cháng)了產(chǎn)品在市場(chǎng)的存
- 關(guān)鍵字: SOPC DDS Nios II Altera
三相SPWM波形發(fā)生器的設計與仿真

- 本文提出了一種采用VHDL硬件描述語(yǔ)言設計新型三相正弦脈寬調制(SPWM)波形發(fā)生器的方法。該方法以直接數字頻率合成技術(shù)(DDS)為核心產(chǎn)生三相SPWM信號。并且利用VHDL設計了死區時(shí)間可調的死區時(shí)間控制器,解決了傳統的模塊電路等待方法很難產(chǎn)生帶精確死區時(shí)間控制的SPWM信號的問(wèn)題。該方法在Quartus II 9.1環(huán)境平臺下進(jìn)行了仿真驗證,并將設計程序下載到DE2-70實(shí)驗板進(jìn)行實(shí)驗測試,用示波器測試得到了死區時(shí)間可控制的SPWM波形。
- 關(guān)鍵字: VHDL SPWM DDS 死區時(shí)間 FPGA 201505
基于FPGA和虛擬儀器的DDS信號發(fā)生器的設計與實(shí)現
- 信號發(fā)生器是一種常用的信號源,廣泛應用于通信、測量、科研等現代電子技術(shù)領(lǐng)域。信號發(fā)生器的核心技術(shù)是頻率合成技術(shù),主要方法有:直接模擬頻率合成、鎖相環(huán)頻率合成(PLL)、直接數字合成技術(shù)(DDS)。DDS 是開(kāi)環(huán)系統,無(wú)反饋環(huán)節,輸出響應速度快,頻率穩定度高。因此直接數字頻率合成技術(shù)是目前頻率合成的主要技術(shù)之一。文中的主要內容是采用FPGA 結合虛擬儀器技術(shù),進(jìn)行DDS 信號發(fā)生器的開(kāi)發(fā)[1-2]。 1 DDS 工作原理 圖1 是DDS 基本結構框圖。以正弦波信號發(fā)生器為例,利用DDS 技術(shù)
- 關(guān)鍵字: FPGA DDS
石英晶體測試系統中DDS信號源設計

- 針對π網(wǎng)絡(luò )石英晶體參數測試系統,采用以STM32F103ZET6型ARM為MCU控制DDS產(chǎn)生激勵信號。該測試系統相對于傳統的PC機測試系統具有設備簡(jiǎn)單、操作方便,較之普通單片機測試系統又具有資源豐富、運算速度更快等優(yōu)點(diǎn)。AD9852型DDS在A(yíng)RM控制下能產(chǎn)生0~100 MHz掃頻信號,經(jīng)試驗數據分析得到信號精度達到0.5×10-6,基本滿(mǎn)足設計要求。該系統將以其小巧、快速、操作方便、等優(yōu)點(diǎn)被廣泛采用。 產(chǎn)生正弦激勵信號一般可以通過(guò)振蕩電路或直接數字頻率合成器(Direct
- 關(guān)鍵字: 石英晶體 DDS
基于DDS技術(shù)的波形發(fā)生器設計與仿真

- 1.引言 DDS頻率合成器具有頻率分辨率高,輸出頻點(diǎn)多,可達2N個(gè)頻點(diǎn)(假設DDS相位累加器的字長(cháng)是N);頻率切換速度快,可達us量級;頻率切換時(shí)相位連續的優(yōu)點(diǎn),可以輸出寬帶正交信號,其輸出相位噪聲低,對參考頻率源的相位噪聲有改善作用;可以產(chǎn)生任意波形;全數字化實(shí)現,便于集成,體積小,重量輕。 本文介紹了DDS的基本原理,同時(shí)針對DDS波形發(fā)生器的FPGA實(shí)現進(jìn)行了簡(jiǎn)要介紹,利用SignalTapII嵌入式邏輯分析儀對正弦波、三角波、方波、鋸齒波進(jìn)行仿真驗證。 2.DDS波形發(fā)生器的
- 關(guān)鍵字: DDS 波形發(fā)生器
基于FPGA+DDS的正弦信號發(fā)生器的設計

- 1971年,美國學(xué)者TIERNCY J、TADER C M和GOLD B在《A Digital Frequeney Synthesizer》一文中提出了以全數字技術(shù),從相位概念出發(fā)直接合成所需波形的一種新的頻率合成原理,稱(chēng)之為直接數字頻率合成器DDS(Direct Digitial Frequency Synthesis)[1].這是頻率合成技術(shù)的一次重大革命,但限于當時(shí)微電子技術(shù)和數字信號處理技術(shù)的限制,DDS并沒(méi)有得到足夠的重視。隨著(zhù)現代超大規模集成電路集成工藝的高速發(fā)展,數字頻率合成技術(shù)得到了質(zhì)
- 關(guān)鍵字: FPGA DDS
基于DDS技術(shù)和單片機設計的射頻信號干擾器

- 文中介紹的干擾器能夠產(chǎn)生3種干擾信號:隨機干擾、點(diǎn)頻干擾和掃頻干擾,其中點(diǎn)頻干擾和掃頻干擾是基于單片機對DDS芯片AD9852的控制產(chǎn)生,整個(gè)系統的控制靈活、高效。測試結果表明,系統能夠準確產(chǎn)生所需要的干擾信號,滿(mǎn)足抗干擾性能測試的需要。雖然本設計產(chǎn)生的干擾信號位于406 MHz頻段,但這樣的電路結構也可用于其它頻段(需修改VCO、PLL等電路),例如手機通信頻段,因此本電路結構對其它頻段的應用同樣具有借鑒意義。 隨著(zhù)電子設備的使用越來(lái)越普遍,電子設備之間的干擾問(wèn)題也越來(lái)越突出,特別是通信設備的
- 關(guān)鍵字: DDS AD9852
基于DDS的短波射頻頻率源設計與實(shí)現

- 介紹了直接數字頻率合成(DDS)的結構和原理,并將DDS技術(shù)應用于短波射頻通信頻率源中。實(shí)現了一種基于單片機+DDS可編程低噪聲頻率源,輸出信號范圍46.5~75 MHz.實(shí)驗結果表明,該頻率源具有頻率分辨率高、相位噪聲低等優(yōu)點(diǎn),滿(mǎn)足短波射頻通信系統對頻率源的設計要求。 頻率源是現代短波射頻通信系統的核心,對整個(gè)系統的正常運行起著(zhù)決定性的作用。作為射頻電路與系統的核心設備,頻率源的好壞關(guān)系著(zhù)整個(gè)系統的穩定性?,F在的頻率合成技術(shù)正朝著(zhù)雜散和相位噪聲更低的方向發(fā)展,同時(shí)還要求有更寬的頻帶和更高的頻率
- 關(guān)鍵字: DDS 射頻
基于A(yíng)D9854和FPGA的頻率特性測試儀

- 摘要:基于零中頻正交解調原理的頻率特性測試儀,用于檢測被測網(wǎng)絡(luò )的幅頻特性和相頻特性。系統采用集成數字直接頻率合成器AD9854產(chǎn)生雙路恒幅正交余弦信號,作為掃頻信號源,以FPGA為控制核心和運算平臺,結合濾波器、放大器、混頻器及ADC電路,實(shí)現對雙端口網(wǎng)絡(luò )在1-40MHz頻率范圍內頻率特性的點(diǎn)頻和掃頻測量,并在LCD屏上實(shí)時(shí)顯示相頻特性曲線(xiàn)和幅頻特性曲線(xiàn)。 引言 AD9854數字合成器是高度集成的器件,它采用先進(jìn)的DDS技術(shù),片內整合了兩路高速、高性能正交D/A轉換器,在高穩定度時(shí)鐘的驅動(dòng)
- 關(guān)鍵字: AD9854 FPGA 濾波器 DDS ADC 201504
dds-s1介紹
您好,目前還沒(méi)有人創(chuàng )建詞條dds-s1!
歡迎您創(chuàng )建該詞條,闡述對dds-s1的理解,并與今后在此搜索dds-s1的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對dds-s1的理解,并與今后在此搜索dds-s1的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
