<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> asic-to-fpga

基于FPGA+ARM的HDLC協(xié)議控制器的設計與實(shí)現

  • 摘要:針對飛控模擬裝置中基于HDLC協(xié)議通信需求,完成了一種新的基于FPGA+ARM架構HDLC協(xié)議控制器的設計。文中首先介B了HDLC協(xié)議的幀結構和循環(huán)冗余校驗(CRC)原理,然后結合FPGA可進(jìn)行任意數據寬度操作和ARM編程簡(jiǎn)單
  • 關(guān)鍵字: HDLC協(xié)議  循環(huán)冗余校驗(CRC)原理  FPGA  ARM  

基于FPGA的可變規模多格式YCbCr到RGB快速轉換模塊設計

  • 摘要:文章介紹了YCbCr色彩空間和RGB色彩空間之間的轉換的方法,實(shí)現了不同規模以及不同數據結構的YCbCr到RGB的快速硬件轉換。采用數據重排列和數據分離等方法,不僅支持QCIF到HDTV多種分辨率的視頻轉換,而且支持YC
  • 關(guān)鍵字: 色彩空間轉Q  FPGA  YCbCr  RGB  

基于SDR SDRAM的視頻數據邏輯分析存儲器的設計與實(shí)現

  • 摘要:針對傳統硬件測試軟件的弊端,文章提出一種便攜式視頻數據邏輯分析存儲器的設計方法,這種分析存儲器能夠針對網(wǎng)絡(luò )多媒體數據進(jìn)行采集、分析和存儲等操作。在不影響網(wǎng)絡(luò )正常傳輸的前提下,針對TS流進(jìn)行采集、存
  • 關(guān)鍵字: TS流  步動(dòng)態(tài)隨機存儲器控制器  FPGA  

FPGA是什么?FPGA入門(mén)基礎知識

  • FPGA是個(gè)什么玩意?首先來(lái)說(shuō):FPGA是一種器件。其英文名 feild programable gate arry 。很長(cháng),但不通俗。通俗來(lái)說(shuō),是一種功能強大似乎無(wú)所不能的器件。通常用于通信、網(wǎng)絡(luò )、圖像處理、工業(yè)控制等不同領(lǐng)域的器件。就
  • 關(guān)鍵字: FPGA  

基于FPGA的視頻圖像處理算法的研究與實(shí)現

  • 摘要 為有效提高視頻監控應用領(lǐng)域中多屏幕畫(huà)面顯示的清晰度、分辨度等問(wèn)題,提出了一種基于FPGA的實(shí)時(shí)視頻圖像處理算法。文中介紹了系統的整體結構,然后針對FPGA模塊介紹了視頻圖像的緩存及圖像分割,并針對視頻的
  • 關(guān)鍵字: 視頻監控  視頻圖像處理  雙線(xiàn)性插值  FPGA  多屏幕  

基于FPGA的高精度頻率電壓轉換系統設計實(shí)現

  • 摘要 設計了一種線(xiàn)性F/V轉換系統。傳感器輸出的脈沖頻率信號經(jīng)信號調理電路調理后輸入FPGA,FPGA測量脈沖信號的頻率,根據系統精度要求,需設計Q格式定點(diǎn)運算,測得的頻率經(jīng)FPGA定點(diǎn)運算后得到與頻率大小成線(xiàn)性關(guān)系
  • 關(guān)鍵字: F/V轉換  精度  FPGA  Q8定點(diǎn)運算  DAC7551  

基于FPGA的自適應均衡器的研究與設計

  • 摘要:近年來(lái),自適應均衡技術(shù)在通信系統中的應用日益廣泛,利用自適應均衡技術(shù)在多徑環(huán)境中可以有效地提高數字接收機的性能。為了適應寬帶數字接收機的高速率特點(diǎn),本文闡述了自適應均衡器的原理并對其進(jìn)行改進(jìn)。最
  • 關(guān)鍵字: 自適應均衡器  寬帶數字接收機  FPGA  Verilog HDL  

基于FPGA的數字電子鐘設計

  • 摘要:采用FPGA進(jìn)行的數字電路設計具有更大的靈活性和通用性,已成為目前數字電路設計的主流方法之一。本文給出一種基于FPGA的數字鐘設計方案。該方案采用VHDL設計底層模塊,采用電路原理圖設計頂層系統。整個(gè)系統在
  • 關(guān)鍵字: EDA  FPGA  QuartusⅡ  數字鐘  

基于FPGA的大圍數QC_LDPC碼的譯碼器

  • 摘要 針對QC_LDPC碼的短環(huán)對碼性能的重要影響,采用了1種圍數為8的QC_LDPC碼設計。算法首先分別對3個(gè)不同的子矩陣進(jìn)行移位運算,每個(gè)子矩陣分別與它們移位后生成的子矩陣共同組合形成1個(gè)新的子矩陣,然后再將新生成
  • 關(guān)鍵字: QC_LDPC碼  校驗矩陣  分層迭代譯碼算法  FPGA  

基于FPGA的北斗Q(chēng)PSK調制實(shí)現與解調驗證

  • 摘要 為研制北斗衛星導航模擬信號源,設計實(shí)現了北斗Q(chēng)PSK信號調制器。文中在分析了北斗衛星導航系統B1頻段信號的正交相移鍵控調制信號的基礎上,基于軟件無(wú)線(xiàn)電的思想,在FPGA硬件平臺上實(shí)現了QPSK信號調制器,通過(guò)
  • 關(guān)鍵字: 北斗  QPSK  調制解調  FPGA  StratixⅡ  

基于DM648+FPGA的圖像處理模塊設計與實(shí)現

  • 摘要:介紹了一種基于DM648和FPGA構架的圖像處理方案,闡述了圖像處理模塊的組成原理和結構,并對模塊內部電路設計和FPGA內部圖像處理邏輯進(jìn)行了重點(diǎn)介紹。木文設計的圖像處理模塊能夠支持對高清視頻圖像的切割、縮放
  • 關(guān)鍵字: DM648  FPGA  視頻圖像處理  

低功耗FPGA設計技術(shù)

  • 一、前言隨著(zhù)系統功率預算的不斷緊縮,迫切需要新型低功率元器件。對通信基礎設施而言,電路板冷卻、機箱體積小型化以及系統可靠性在系統設計中都起著(zhù)重要的作用。對e-應用,電池壽命、熱耗散和小體積尺寸是主要的設
  • 關(guān)鍵字: FPGA  低功耗  

基于CPLD/FPGA的出租車(chē)計費器系統的設計實(shí)現

  • 1 引言隨著(zhù)EDA技術(shù)的發(fā)展及大規??删幊踢壿嬈骷﨏PLD/FPGA的出現,電子系統的設計技術(shù)和工具發(fā)生了巨大的變化,通過(guò)EDA技術(shù)對CPLD/FP-GA編程開(kāi)發(fā)產(chǎn)品,不僅成本低、周期短、可靠性高,而且可隨時(shí)在系統中修改其邏輯功
  • 關(guān)鍵字: CPLD  FPGA  出租車(chē)  計費器  

基于FPGA多波束成像的聲納系統設計

電子設計發(fā)展趨勢 ― 開(kāi)源PCB設計

  • 電子設計領(lǐng)域的一大趨勢是開(kāi)源硬件及其配套的開(kāi)源原理圖和PCB布局圖的使用。使用開(kāi)源硬件及其配套資源意味著(zhù)工程師可以方便地使用現有設計方案,從而提高效率并縮短產(chǎn)品上市時(shí)間。隨著(zhù)工程師更加深入地了解傳統PCB與
  • 關(guān)鍵字: 開(kāi)源  PCB  FPGA  
共6801條 104/454 |‹ « 102 103 104 105 106 107 108 109 110 111 » ›|

asic-to-fpga介紹

您好,目前還沒(méi)有人創(chuàng )建詞條asic-to-fpga!
歡迎您創(chuàng )建該詞條,闡述對asic-to-fpga的理解,并與今后在此搜索asic-to-fpga的朋友們分享。    創(chuàng )建詞條

熱門(mén)主題

ASIC-to-FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>