<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 頻率計

基于A(yíng)TMEGA16單片機的頻率計設計

  • 完整程序下載地址:http://www.51hei.com/f/avrplj.rar 主函數(main()):/*程序功能:頻率計作者:朱波時(shí)間:2012 ...
  • 關(guān)鍵字: ATMEGA16  頻率計  定時(shí)器  

頻率計測試精度計算分析

  • 時(shí)間:2011-09-16 13:04:28 來(lái)源: 作者:頻率計作為高精度的頻率和時(shí)間測試儀表,測試精度高于普通的頻譜儀和示波器,所以測試精度的計算就更加為人關(guān)注。影響測試精度,或者說(shuō)產(chǎn)生誤差的因素很多,而其中最主要的因
  • 關(guān)鍵字: 頻率計  測試  精度  計算    

頻率計測試中的精度計算

  • 頻率計作為高精度的頻率和時(shí)間測試儀表,測試精度高于普通的頻譜儀和示波器,所以測試精度的計算就更加為人關(guān)注。影響測試精度,或者說(shuō)產(chǎn)生誤差的因素很多,而其中最主要的因素是儀表內部時(shí)基穩定度、分辨率、觸發(fā)精
  • 關(guān)鍵字: 頻率計  測試  精度  計算    

頻率計市場(chǎng)終遭破局 技術(shù)創(chuàng )新推動(dòng)性能“五級跳”

  •   業(yè)內人士均知,計時(shí)器/頻率計市場(chǎng)多年來(lái)可謂波瀾不驚,缺乏競爭是創(chuàng )新的最大障礙,該領(lǐng)域的產(chǎn)品更新?lián)Q代極其緩慢,用戶(hù)的選擇也是少之又少。   近日,隨著(zhù)泰克FCA和MCA系列計時(shí)器/頻率計/分析儀的橫空出世,江湖一時(shí)風(fēng)云突變,頻率計市場(chǎng)的統治局面被打破,新的“武林盟主”即將誕生,而廣大用戶(hù)則可享受到性能水平“五級跳”的創(chuàng )新產(chǎn)品,而且具備更有競爭力的價(jià)位。   據悉,泰克在這些產(chǎn)品的定義階段廣泛進(jìn)行了用戶(hù)調查,地域橫跨美洲、歐洲、亞洲大陸,抽取了美國、中國
  • 關(guān)鍵字: 泰克  頻率計  

頻率計市場(chǎng)終遭破局,技術(shù)創(chuàng )新推動(dòng)產(chǎn)品性能“五級跳”

  • 業(yè)內人士均知,計時(shí)器/頻率計市場(chǎng)多年來(lái)可謂波瀾不驚,缺乏競爭是創(chuàng )新的最大障礙,該領(lǐng)域的產(chǎn)品更新?lián)Q代極其緩慢,...
  • 關(guān)鍵字: 頻率計  泰克  

一種寬輸入范圍高精度頻率計的設計

  • 數字頻率計設計一般都是采用分立數字器件和集成模擬芯片來(lái)實(shí)現,其精度不太高,而且輸入信號范圍常常受到限制。一種采用可編程數字邏輯器件CPLD,將數字器件進(jìn)行集成化,并配備高穩定度時(shí)鐘,對輸入模擬信號采用多路程控精密放大整形的技術(shù),利用等精度測頻法,實(shí)現了對頻率的高精度測量。使得頻率測量范圍達到數十兆,精度超過(guò)1O-7,輸入信號最小到10 mV。
  • 關(guān)鍵字: 輸入  高精度  頻率計    

用現場(chǎng)可編程門(mén)陣列實(shí)現的頻率計

  •   1 引言   數字頻率計是通信設備、音、視頻等科研生產(chǎn)領(lǐng)域不可缺少的測量?jì)x器。采用Verilog HDL編程設計實(shí)現的數字頻率計,除被測信號的整形部分、鍵輸入部分和數碼顯示部分外,其余全部在一片FPGA芯片上實(shí)現。整個(gè)系統非常精簡(jiǎn),且具有靈活的現場(chǎng)可更改性。   相比傳統的電路系統設計方法,EDA技術(shù)采用VHDL語(yǔ)言描述電路系統,包括電路的結構、行為方式、邏輯功能及接口。Verilog HDL具有多層次描述系統硬件功能的能力,支持自頂向下的設計特點(diǎn)。設計者可不必了解硬件結構。從系統設計入手,在頂層
  • 關(guān)鍵字: 嵌入式系統  單片機  現場(chǎng)可編程門(mén)陣列  頻率計  MCU和嵌入式微處理器  

嵌入式頻率計的設計

  • 1 引 言    本頻率計的設計以AT89C51單片機為核心,利用他內部的定時(shí)/計數器完成待測信號周期/頻率的測量。單片機AT89C51內部具有2個(gè)16位定時(shí)/計數器,定時(shí)/計數器的工作可以由編程來(lái)實(shí)現定時(shí)、計數和產(chǎn)生計數溢出時(shí)中斷要求的功能。在定時(shí)器工作方式下,在被測時(shí)間間隔內,每來(lái)一個(gè)機器周期,計數器自動(dòng)加1(使用12 MHz時(shí)鐘時(shí),每1μs加1),這樣以機器周期為基準可以用來(lái)測量時(shí)間間隔。在計數器工作方式下,加至外部引腳的待測信號發(fā)生從1到0的跳變時(shí)計數器加1,這樣在計數閘門(mén)的控制下可以用來(lái)測量待測
  • 關(guān)鍵字: 頻率計  嵌入式  

嵌入式頻率計的設計

  • 1 引 言    本頻率計的設計以AT89C51單片機為核心,利用他內部的定時(shí)/計數器完成待測信號周期/頻率的測量。單片機AT89C51內部具有2個(gè)16位定時(shí)/計數器,定時(shí)/計數器的工作可以由編程來(lái)實(shí)現定時(shí)、計數和產(chǎn)生計數溢出時(shí)中斷要求的功能。在定時(shí)器工作方式下,在被測時(shí)間間隔內,每來(lái)一個(gè)機器周期,計數器自動(dòng)加1(使用12 MHz時(shí)鐘時(shí),每1μs加1),這樣以機器周期為基準可以用來(lái)測量時(shí)間間隔。在計數器工作方式下,加至外部引腳的待測信號發(fā)生從1到0的跳變時(shí)計數器加1,這樣在計數閘門(mén)的控制下可以用來(lái)測量待測
  • 關(guān)鍵字: 單片機  頻率計  嵌入式系統  

一種新型的高精度頻率計

  • 本文介紹了一種利用多周期同步法與量化時(shí)延法結合測量頻率的方法,在此方法基礎上設計的樣機測量分辨率達到ns量級,由于使用了CPLD器件,該儀器體積小、成本低。
  • 關(guān)鍵字: 高精度  頻率計    

基于FPGA的同步測周期高精度數字頻率計的設計

  • 摘    要:本文介紹了一種同步測周期計數器的設計,并基于該計數器設計了一個(gè)高精度的數字頻率計。文中給出了計數器的VHDL編碼,并對頻率計的FPGA實(shí)現進(jìn)行了仿真驗證,給出了測試結果。關(guān)鍵詞:頻率計;VHDL;FPGA;周期測量 在現代數字電路設計中,采用FPGA結合硬件描述語(yǔ)言VHDL可以設計出各種復雜的時(shí)序和邏輯電路,具有設計靈活、可編程、高性能等優(yōu)點(diǎn)。本文將介紹一種基于FPGA,采用同步測周期的方法來(lái)實(shí)現寬頻段高精度數字頻率計的設計。 圖1 同步測周期計數器
  • 關(guān)鍵字: FPGA  VHDL  頻率計  周期測量  
共26條 2/2 « 1 2

頻率計介紹

一、頻率計的基本原理:   頻率計又稱(chēng)為頻率計數器,是一種專(zhuān)門(mén)對被測信號頻率進(jìn)行測量的電子測量?jì)x器。其最基本的工作原理為:當被測信號在特定時(shí)間段T內的周期個(gè)數為N時(shí),則被測信號的頻率f=N/T(如右圖所示)。   頻率計主要由四個(gè)部分構成:時(shí)基(T)電路、輸入電路、計數顯示電路以及控制電路。在一個(gè)測量周期過(guò)程中,被測周期信號在輸入電路中經(jīng)過(guò)放大、整形、微分操作之后形成特定周期的窄脈沖,送到主 [ 查看詳細 ]

頻率計專(zhuān)欄文章

更多

熱門(mén)主題

頻率計    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>