<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>
首頁(yè)  資訊  商機   下載  拆解   高校  招聘   雜志  會(huì )展  EETV  百科   問(wèn)答  電路圖  工程師手冊   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請
EEPW首頁(yè) >> 主題列表 >> 現場(chǎng)可編程門(mén)陣列

現場(chǎng)可編程門(mén)陣列 文章 進(jìn)入現場(chǎng)可編程門(mén)陣列技術(shù)社區

基于FPGA的副載波信號在光載無(wú)線(xiàn)通信系統中傳輸的實(shí)現

  •   袁琪,陳蓉,寇召飛 ?。ㄎ靼部萍即髮W(xué)通信與信息工程學(xué)院,陜西 西安 710054)  摘要:為了避免RoF在光域調制容易引入相位噪聲和大量色散等缺點(diǎn),提出了一種在電域進(jìn)行副載波調制的方法,具體是使用FPGA進(jìn)行AM副載波調制,生成基帶副載波信號,然后使用激光調制器將副載波信號調制為光信號,并將信號經(jīng)過(guò)光纖傳輸。在經(jīng)過(guò)光纖系統傳輸后的示波器上能夠觀(guān)察到清晰的副載波波形,且光功率計讀數符合預期,表明經(jīng)過(guò)光纖傳輸后效果良好,實(shí)驗結果表明在電域能進(jìn)行副載波調制,從而驗證了基于FPGA的光載無(wú)線(xiàn)通信的副載波信號
  • 關(guān)鍵字: 201906  光載無(wú)線(xiàn)通信  副載波調制  正弦波  現場(chǎng)可編程門(mén)陣列  

基于IP核的PCI Express接口設計

  • 現代測控系統和通信領(lǐng)域對數據傳輸速率的要求越來(lái)越高。相比PC 中其他技術(shù)的發(fā)展,總線(xiàn)技術(shù)的發(fā)展顯得相對緩慢,總線(xiàn)性能已經(jīng)成為制約系統性能發(fā)揮的
  • 關(guān)鍵字: 現場(chǎng)可編程門(mén)陣列  DMA控制器  IP核  

基于EDA的多路口交通控制系統研究

  • 文章中選用目前應用較廣泛的VHDL硬件電路描述語(yǔ)言,實(shí)現對路口交通燈系統的控制器的硬件電路描述,在A(yíng)ltera公司的EDA軟件平臺MAX+PLUSⅡ環(huán)境下通過(guò)了編
  • 關(guān)鍵字: 交通控制  EDA  現場(chǎng)可編程門(mén)陣列  

基于DSP和XC2S50嵌入式結構的便攜數字存儲示波表設計

基于FPGA的可配置FFT IP核實(shí)現研究

  • 摘要 針對FFT算法基于FPGA實(shí)現可配置的IP核。采用基于流水線(xiàn)結構和快速并行算法實(shí)現了蝶形運算和4k點(diǎn)FFT的輸入點(diǎn)數、數據位寬、分解基自由配置。使用Verilog語(yǔ)言編寫(xiě),利用ModelSim仿真,由ISE綜合并下載,在Xilinx
  • 關(guān)鍵字: 快速傅里葉變換  可配置  現場(chǎng)可編程門(mén)陣列  

基于FPGA的F-RAM防掉電設計

  • 摘要 在復雜實(shí)驗條件下,需采用非易失性鐵電存儲器記錄重要數據。為防止二次上電時(shí)實(shí)驗數據被覆蓋,需設計防掉電功能。文中介紹了一種F-RAM的防棹電設計思路,并基于現場(chǎng)可編程門(mén)陣列實(shí)現,板級驗證工作正常,并已
  • 關(guān)鍵字: 非易失鐵電存儲器  防掉電  現場(chǎng)可編程門(mén)陣列  

基于FPGA的PCI Express應用平臺設計

  • 傳統的數據傳輸應用平臺是基于PCI總線(xiàn)設計實(shí)現的。PCI總線(xiàn)是并行共享總線(xiàn),具有數據傳輸速率慢等缺點(diǎn)。隨著(zhù)點(diǎn)對點(diǎn)高速串行PCI Express(Peripheral Component Int erconnect Express,PCI—E)總線(xiàn)的發(fā)展,基于
  • 關(guān)鍵字: 現場(chǎng)可編程門(mén)陣列  PCI―E  WDF  

基于FPGA的GPS數據采集器的設計與實(shí)現

基于Verilog的多路相干DDS信號源設計

  • 摘要:傳統的多路同步信號源常采用單片機搭載多片專(zhuān)用DDS芯片配合實(shí)現。該技術(shù)實(shí)現復雜,且在要求各路同步相干可控時(shí)難以實(shí)現。本文在介紹了DDS原理的基礎上,給出了用Verilog_HDL語(yǔ)言實(shí)現相干多路DDS的工作原理、設
  • 關(guān)鍵字: DDS  現場(chǎng)可編程門(mén)陣列(FPGA)  相位累加器  Verilog_HDL  

基于FPGA的軟件無(wú)線(xiàn)電高速數字信號處理

  •   摘 要 本文首先建立了單信道的軟件無(wú)線(xiàn)電數學(xué)模型,分析比較了FPGA、ASIC以及DSP設計方式的優(yōu)缺點(diǎn),并深入研究了FPGA技術(shù)在軟件無(wú)線(xiàn)電中的應用。   關(guān)鍵詞 現場(chǎng)可編程門(mén)陣列 上/下變頻器 DA算法   1 引言   軟件無(wú)線(xiàn)電的基本思想是:A/D、D/A變換器盡可能地接近天線(xiàn),用軟件來(lái)完成盡可能多的無(wú)線(xiàn)電臺的功能1軟件無(wú)線(xiàn)電的結構大致分為三種:射頻低通采樣數字化結構、射頻帶通采樣數字化結構和寬帶中頻采樣數字化結構。   對于前兩種方式,由于是對射頻信號直接進(jìn)行采樣,結構簡(jiǎn)潔,并把模擬
  • 關(guān)鍵字: 現場(chǎng)可編程門(mén)陣列  上/下變頻器  DA算法  

蘭州重離子加速器小功率直流電源數字化方案

  • 摘要:介紹了一種用于蘭州重離子加速器(HIRFL)的由現場(chǎng)可編程門(mén)陣列(FPGA)、復雜可編程邏輯器件(CPLD)和單片機(MCU)組合的直流電源數字控制系統,該系統充分利用了各元件優(yōu)點(diǎn),并使其協(xié)調工作實(shí)現電源狀態(tài)檢測、開(kāi)關(guān)
  • 關(guān)鍵字: 數字電源  現場(chǎng)可編程門(mén)陣列  復雜可編程邏輯器件  單片機  

一種基于A(yíng)RM和FPGA的環(huán)形緩沖區接口設計

  • 目前,基于A(yíng)RM和FPGA架構的嵌入式系統在通信設備中得到廣泛的應用。文章提出了一種基于A(yíng)RM和FPGA的環(huán)形緩沖區接口設計方案,從而實(shí)現了ARM和FPGA之間的數據緩沖和速率匹配。實(shí)際測試表明該方案能夠有效地對數據速率進(jìn)行匹配,且具有良好的可擴展性。
  • 關(guān)鍵字: ARM  現場(chǎng)可編程門(mén)陣列  環(huán)形緩沖區  

基于PI控制的全數字鎖相環(huán)設計

  • 針對以往全數字鎖相環(huán)研究中所存在電路結構復雜、設計難度較大和系統性能欠佳等問(wèn)題,提出了一種實(shí)現全數字鎖相環(huán)的新方法。該鎖相環(huán)以數字比例積分控制的設計結構取代了傳統的一些數字環(huán)路濾波控制方法。應用EDA技術(shù)完成系統設計,并進(jìn)行計算機仿真。仿真結果表明:在一定的頻率范圍內,該鎖相環(huán)鎖定時(shí)間最長(cháng)小于15個(gè)輸入信號周期,相位抖動(dòng)小于輸出信號周期的5%,且具有電路結構簡(jiǎn)單、環(huán)路性能好和易于集成的特點(diǎn)。
  • 關(guān)鍵字: 比列積分控制  全數字鎖相環(huán)  超高速集成電路硬件描述語(yǔ)言  現場(chǎng)可編程門(mén)陣列  

基于FPGA的頻率特性測試儀的設計

  • 為設計一款便攜式頻率特性測試儀,該系統以大規??煽r程邏輯器件為實(shí)現載體,采用了基于FPGA體系結構的集成化設計方案,以VHDL為設計語(yǔ)言,設計了包含掃頻信號源、測幅、測相及顯示等電路,系統經(jīng)峰值檢測和相位檢測分別完成了被測網(wǎng)絡(luò )的幅頻和相頻特性測量及曲線(xiàn)顯示,經(jīng)調試功能上能滿(mǎn)足大部分系統要求,對RC串并聯(lián)電路進(jìn)行測量誤差為0.4%;該系統具有探作簡(jiǎn)單、成本低廉、性能穩定等特點(diǎn),具有較強的實(shí)用價(jià)值與發(fā)展前景。
  • 關(guān)鍵字: 頻率特性  現場(chǎng)可編程門(mén)陣列  直接數字頻率合成DDS  正弦信號  

基于DSP和FPGA的一種新型光伏并網(wǎng)控制方法

  • 基于數字信號處理器(DSP)與現場(chǎng)可編程門(mén)陣列(FPGA),提出了一種適合光伏并網(wǎng)系統的新型控制方法,并設計了相應的控制器。DSP負責電壓外環(huán)控制以及最大功率點(diǎn)跟蹤(MPPT)控制;FPGA負責帶電壓前饋的電流內環(huán)控制和正弦脈寬調制(SPWM)驅動(dòng)算法;DSP與FPGA之間通過(guò)串行外設接口SPI總線(xiàn)通訊。該控制結構不僅高度模塊化、穩定可靠,而且實(shí)現了三相電流獨立控制。最后進(jìn)行了仿真驗證,并實(shí)際應用在某500 kW光伏并網(wǎng)逆變器中,仿真和現場(chǎng)試驗結果表明,并網(wǎng)運行性能良好。
  • 關(guān)鍵字: 光伏并網(wǎng)  數字信號處理器  現場(chǎng)可編程門(mén)陣列  
共29條 1/2 1 2 »

現場(chǎng)可編程門(mén)陣列介紹

 FPGA是英文Field-Programmable Gate Array的縮寫(xiě),即現場(chǎng)可編程門(mén)陣列,它是在PAL、GAL、CPLD等可編程器件的基礎上進(jìn)一步發(fā)展的產(chǎn)物。它是作為專(zhuān)用集成電路(ASIC)領(lǐng)域中的一種半定制電路而出現的,既解決了定制電路的不足,又克服了原有可編程器件門(mén)電路數有限的缺點(diǎn)。 [ 查看詳細 ]
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì )員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>