EEPW首頁(yè) >>
主題列表 >>
多端口
多端口 文章 進(jìn)入多端口技術(shù)社區
多端口寄存器堆的低功耗設計方法
- 隨著(zhù)半導體工藝的飛速發(fā)展和芯片工作頻率的提高,芯片的功耗迅速增加,導致芯片發(fā)熱量的增大和可靠性的下降。因此,功耗成為集成電路設計中的一個(gè)重要考慮因素。寄存器堆作為微處理器的關(guān)鍵部件。為了滿(mǎn)足其運算速度和指令級并行的流水線(xiàn)結構,高速和多端口讀寫(xiě)成為發(fā)展的必然趨勢,其低功耗設計對降低整個(gè)處理器的功耗具有重要的意義。讀寫(xiě)位線(xiàn)、負載電容、靈敏放大器、時(shí)鐘翻轉等是影響寄存器堆總功耗的重要因素。針對各因素進(jìn)行低功耗設計成為寄存器堆設計的關(guān)鍵。
- 關(guān)鍵字: 多端口 低功耗 寄存器 設計方法
多端口1Gbps和10GbpsTCP/iSCSI協(xié)議處理任務(wù)卸載解決方案

- 隨著(zhù)數據中心網(wǎng)絡(luò )基礎設施逐步升級到10Gbps,讓基于以太網(wǎng)的解決方案承載數據業(yè)務(wù)成為一種經(jīng)濟可行的方法,并且不會(huì )降低性能,延長(cháng)時(shí)延?;谟布闹鳈C接口(如 PCI Express 和千兆級以太網(wǎng) (GbE)),為設計面向計算機和數據處理市場(chǎng)的低成本、高性能產(chǎn)品創(chuàng )造了可能性。Xilinx Virtex-5 現場(chǎng)可編程門(mén)陣列 (FPGA) 系列,為設計具備更強功能和更低功耗的片上系統(SoC)解決方案奠定了基礎。 Virtex-5 架構具有一系列關(guān)鍵特性,能夠大大簡(jiǎn)化 TCP 和 iS
- 關(guān)鍵字: TCP/iSCSI 多端口
共6條 1/1 1 |
多端口介紹
您好,目前還沒(méi)有人創(chuàng )建詞條多端口!
歡迎您創(chuàng )建該詞條,闡述對多端口的理解,并與今后在此搜索多端口的朋友們分享。 創(chuàng )建詞條
歡迎您創(chuàng )建該詞條,闡述對多端口的理解,并與今后在此搜索多端口的朋友們分享。 創(chuàng )建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì )員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權所有 北京東曉國際技術(shù)信息咨詢(xún)有限公司
