PROTEL知識問(wèn)答
——
問(wèn):從WORD文件中拷貝出來(lái)的符號,為什么不能夠在PROTEL中正常顯示
復:請問(wèn)你是在SCH環(huán)境,還是在PCB環(huán)境,在PCB環(huán)境是有一些特殊字符不能顯示,因為那時(shí)保留字.
問(wèn):net名與port同名,pcb中可否連接
答復:可以,PROTEL可以多種方式生成網(wǎng)絡(luò ),當你在在層次圖中以port-port時(shí),每張線(xiàn)路圖可以用相同的NET名,它們不會(huì )因網(wǎng)絡(luò )名是一樣而連接.但請不要使用電源端口,因為那是全局的.
問(wèn)::請問(wèn)在PROTEL99SE中導入PADS文件, 為何焊盤(pán)屬性改了
復:這多是因為兩種軟件和每種版本之間的差異造成,通常做一下手工體調整就可以了。
問(wèn):請問(wèn)楊大蝦:為何通過(guò)軟件把power logic的原理圖轉化成protel后,在protel中無(wú)法進(jìn)行屬性修改,只要一修改,要不不現實(shí),要不就是全顯示屬性?謝謝!
復:如全顯示,可以做一個(gè)全局性編輯,只顯示希望的部分。
問(wèn):請教鋪銅的原則?
復:鋪銅一般應該在你的安全間距的2倍以上.這是LAYOUT的常規知識.
問(wèn):請問(wèn)Potel DXP在自動(dòng)布局方面有無(wú)改進(jìn)?導入封裝時(shí)能否根據原理圖的布局自動(dòng)排開(kāi)?
復:PCB布局與原理圖布局沒(méi)有一定的內在必然聯(lián)系,故此,Potel DXP在自動(dòng)布局時(shí)不會(huì )根據原理圖的布局自動(dòng)排開(kāi)。(根據子圖建立的元件類(lèi),可以幫助PCB布局依據原理圖的連接)。
問(wèn):請問(wèn)信號完整性分析的資料在什么地方購買(mǎi)
復:Protel軟件配有詳細的信號完整性分析手冊。
問(wèn):為何鋪銅,文件哪么大?有何方法?
復:鋪銅數據量大可以理解。但如果是過(guò)大,可能是您的設置不太科學(xué)。
問(wèn):有什么辦法讓原理圖的圖形符號可以縮放嗎?
復:不可以。
問(wèn):PROTEL仿真可進(jìn)行原理性論證,如有詳細模型可以得到好的結果
復:PROTEL仿真完全兼容Spice模型,可以從器件廠(chǎng)商處獲得免費Spice模型,進(jìn)行仿真。PROTEL也提供建模方法,具有專(zhuān)業(yè)仿真知識,可建立有效的模型。
問(wèn):99SE中如何加入漢字,如果漢化后好象少了不少東西! 3-28 14:17:0 但確實(shí)少了不少功能!
復:可能是漢化的版本不對。
問(wèn):如何制作一個(gè)孔為2*4MM 外徑為6MM的焊盤(pán)?
復:在機械層標注方孔尺寸。與制版商溝通具體要求。
問(wèn):我知道,但是在內電層如何把電源和地與內電層連接。沒(méi)有網(wǎng)絡(luò )表,如果有網(wǎng)絡(luò )表就沒(méi)有問(wèn)題了
復:利用from-to類(lèi)生成網(wǎng)絡(luò )連接
問(wèn):還想請教一下99se中橢圓型焊盤(pán)如何制作?放置連續焊盤(pán)的方法不可取,線(xiàn)路板廠(chǎng)家不樂(lè )意??煞裨谙乱话嬷屑尤脒@個(gè)設置項?
復:在建庫元件時(shí),可以利用非焊盤(pán)的圖素形成所要的焊盤(pán)形狀。在進(jìn)行PCB設計時(shí)使其具有相同網(wǎng)絡(luò )屬性。我們可以向Protel公司建議。
問(wèn):如何免費獲取以前的原理圖庫和pcb庫
復:那你可以的WWW.PROTEL.COM下載
問(wèn):剛才本人提了個(gè)在覆銅上如何寫(xiě)上空心(不覆銅)的文字,專(zhuān)家回答先寫(xiě)字,再覆銅,然后冊除字,可是本人試了一下,刪除字后,空的沒(méi)有,被覆銅 覆蓋了,請問(wèn)專(zhuān)家是否搞錯了,你能不能試一下
復:字必須用PROTEL99SE提供的放置中文的辦法,然后將中文(英文)字解除元件,(因為那是一個(gè)元件)將安全間距設置成1MIL,再覆銅,然后移動(dòng)覆銅,程序會(huì )詢(xún)問(wèn)是否重新覆銅,回答NO。
問(wèn):畫(huà)原理圖時(shí),如何元件的引腳次序?
復:原理圖建庫時(shí),有強大的檢查功能,可以檢查序號,重復,缺漏等。也可以使用陣列排放的功能,一次性放置規律性的引腳。
問(wèn):protel99se6自動(dòng)布線(xiàn)后,在集成塊的引腳附近會(huì )出現雜亂的走線(xiàn),像毛刺一般,有時(shí)甚至是三角形的走線(xiàn),需要進(jìn)行大量手工修正,這種問(wèn)題怎么避免?
復:合理設置元件網(wǎng)格,再次優(yōu)化走線(xiàn)。
問(wèn):用PROTEL畫(huà)圖,反復修改后,發(fā)現文件體積非常大(虛腫),導出后再導入就小了許多。為什么??有其他辦法為文件瘦身嗎?
復:其實(shí)那時(shí)因為PROTEL的鋪銅是線(xiàn)條組成的原因造成的,因知識產(chǎn)權問(wèn)題,不能使用PADS里的“灌水”功能,但它有它的好處,就是可以自動(dòng)刪除“死銅”。致與文件大,你用WINZIP壓縮一下就很小。不會(huì )影響你的文件發(fā)送。
問(wèn):請問(wèn):在同一條導線(xiàn)上,怎樣讓它不同部分寬度不一樣,而且顯得連續美觀(guān)?謝謝!
復:不能自動(dòng)完成,可以利用編輯技巧實(shí)現。
問(wèn):如何將一段圓弧進(jìn)行幾等分?
復:利用常規的幾何知識嘛。EDA只是工具。
問(wèn):protel里用的HDL是普通的VHDL
復:Protel PLD不是,Protel FPGA是。
問(wèn):補淚滴后再鋪銅,有時(shí)鋪出來(lái)的網(wǎng)格會(huì )殘缺,怎么辦?
復:那是因為你在補淚滴時(shí)設置了熱隔離帶原因,你只需要注意安全間距與熱隔離帶方式。也可以用修補的辦法。
問(wèn):可不可以做不對稱(chēng)焊盤(pán)?拖動(dòng)布線(xiàn)時(shí)相連的線(xiàn)保持原來(lái)的角度一起拖動(dòng)?
復:可以做不對稱(chēng)焊盤(pán)。拖動(dòng)布線(xiàn)時(shí)相連的線(xiàn)不能直接保持原來(lái)的角度一起拖動(dòng)。
問(wèn):請問(wèn)當Protel發(fā)揮到及至時(shí),是否能達到高端EDA軟件同樣的效果
復:視設計而定。
問(wèn):Protel DXP的自動(dòng)布線(xiàn)效果是否可以達到原ACCEL的水平?
復:有過(guò)之而無(wú)不及。
問(wèn):protel的pld功能好象不支持流行的HDL語(yǔ)言?
復:Protel PLD使用的Cupl語(yǔ)言,也是一種HDL語(yǔ)言。下一版本可以直接用VHDL語(yǔ)言輸入。
問(wèn):PCB里面的3D功能對硬件有何要求?
復:需要支持OpenGL.
問(wèn):如何將一塊實(shí)物硬制版的布線(xiàn)快速、原封不動(dòng)地做到電腦之中?
復:最快的辦法就是掃描,然后用BMP2PCB程序轉換成膠片文件,然后再修改,但你的PCB精度必須在0.2MM以上。BMP2PCB程序可在21IC上下載,你的線(xiàn)路板必須用沙紙打的非常光亮才能成功。
問(wèn):直接畫(huà)PCB板時(shí),如何為一個(gè)電路接點(diǎn)定義網(wǎng)絡(luò )名?
復:在Net編輯對話(huà)框中設置。
問(wèn):怎么讓做的資料中有孔徑顯示或符號標志,同allego一樣
復:在輸出中有選項,可以產(chǎn)生鉆孔統計及各種孔徑符號。
問(wèn):自動(dòng)布線(xiàn)的鎖定功能不好用,系統有的會(huì )重布,不知道怎么回事?
復:最新的版本無(wú)此類(lèi)問(wèn)題。
問(wèn):如何實(shí)現多個(gè)原器件的整體翻轉
復:一次選中所要翻轉的元件。
問(wèn):我用的p 99 版加入漢字就死機,是什么原因?
復:應是D版所致。
問(wèn):powpcb的文件怎樣用PROTEL打開(kāi)?
復:先新建一PCB文件,然后使用導入功能達到。
問(wèn):怎樣從PROTEL99中導入GERBER文件
復:Protel pcb只能導入自己的Gerber,而Protel的CAM可以導入其它格式的Gerber.
問(wèn):如何把布好PCB走線(xiàn)的細線(xiàn)條部分地改為粗線(xiàn)條
復:雙擊修改+全局編輯。注意匹配條件。修改規則使之適應新線(xiàn)寬。
問(wèn):如何修改一個(gè)集成電路封裝內的焊盤(pán)尺寸? 若全局修改的話(huà)應如何設置?
復:全部選定,進(jìn)行全局編輯
問(wèn):如何修改一個(gè)集成電路封裝內的焊盤(pán)尺寸?
復:在庫中修改一個(gè)集成電路封裝內的焊盤(pán)尺寸大家都知道,在PCB板上也可以修改。(先在元件屬性中解鎖)。
問(wèn):能否在做PCB時(shí)對元件符號的某些部分加以修改或刪除?
復:在元件屬性中去掉元件鎖定,就可在PCB中編輯元件,并且不會(huì )影響庫中元件。
問(wèn):該焊盤(pán)為地線(xiàn),包地之后,該焊盤(pán)與地所連線(xiàn)如何設置寬度
復:包地前設置與焊盤(pán)的連接方式
問(wèn):為何99se存儲時(shí)要改為工程項目的格式?
復:便于文件管理。
問(wèn):如何去掉PCB上元件的如電阻阻值,電容大小等等,要一個(gè)個(gè)去掉嗎,有沒(méi)有快捷方法
復:使用全局編輯,同一層全部隱藏
問(wèn):能告訴將要推出的新版本的PROTEL的名稱(chēng)嗎?簡(jiǎn)單介紹一下有哪些新功能?protel手動(dòng)布線(xiàn)的推擠能力太弱!
復:Protel DXP,在仿真和布線(xiàn)方面會(huì )有大的提高。
問(wèn):如何把敷銅區中的分離的小塊敷銅除去
復:在敷銅時(shí)選擇"去除死銅"
問(wèn):VDD和GND都用焊盤(pán)連到哪兒了,怎么看不到呀
復:打開(kāi)網(wǎng)絡(luò )標號顯示。
問(wèn):在PCB中有畫(huà)弧線(xiàn)? 在畫(huà)完直線(xiàn),接著(zhù)直接可以畫(huà)弧線(xiàn)具體如DOS版弧線(xiàn)模式那樣!能實(shí)現嗎?能的話(huà),如何設置?
復:可以,使用shift+空格可以切換布線(xiàn)形式
問(wèn):protel99se9層次圖的總圖用editexport spread生成電子表格的時(shí)候,卻沒(méi)有生成各分圖紙里面的元件及對應標號、封裝等。如果想用電子表格的方式一次性修改全部圖紙的封裝,再更新原理圖,該怎么作?
復:點(diǎn)中相應的選項即可。
問(wèn):protel99se6的PCB通過(guò)specctra interface導出到specctra10.1里面,發(fā)現那些沒(méi)有網(wǎng)絡(luò )標號的焊盤(pán)都不見(jiàn)了,結果specctra就從那些實(shí)際有焊盤(pán)的地方走線(xiàn),布得一塌糊涂,這種情況如何避免?
復:凡涉及到兩種軟件的導入/導出,多數需要人工做一些調整。
問(wèn):在打開(kāi)內電層時(shí),放置元件和過(guò)孔等時(shí),好像和內電層短接在一起了,是否正確
復:內電層顯示出的效果與實(shí)際的縛銅效果相反,所以是正確的
問(wèn):protel的執行速度太慢,太耗內存了,這是為什么?而如allegro那么大的系統,執行起來(lái)卻很流暢!
復:最新的Protel軟件已不是完成一個(gè)簡(jiǎn)單的PCB設計,而是系統設計,包括文件管理、3D分析等。只要PIII,128M以上內存,Protel亦可運行如飛。
問(wèn):如何自動(dòng)布線(xiàn)中加盲,埋孔?
復:設置
評論