ST研制成功世界第一顆90nm制造技術(shù)的多標準硬盤(pán)驅動(dòng)器物理層知識產(chǎn)權芯片
意法半導體(ST)研制成功世界第一顆90nm制造技術(shù)的多標準硬盤(pán)驅動(dòng)器物理層知識產(chǎn)權芯片
測試結果顯示新的MIPHY宏單元性能優(yōu)異,新產(chǎn)品將集成到SATA、SAS、Fibre Channel和 PCI Express應用的系統級芯片設計中
中國, 2005年4月25日 – 意法半導體(紐約證券交易所:STM)今天宣布該公司采用90nm制造工藝的(多接口PHY)物理層接口IP(知識產(chǎn)權)單元研制成功,這是世界上第一個(gè)支持串行ATA(SATA)磁盤(pán)驅動(dòng)器以及Serial Attached SCSI (SAS)、Fibre Channel和PCI Express串口標準應用的宏單元,ST的工程師準備在系統級芯片(SoC)內集成這個(gè)單元以及其它功能,使驅動(dòng)器制造商可以制造銷(xiāo)售一個(gè)能夠在多個(gè)驅動(dòng)器內工作的IC,從而降低產(chǎn)品成本。
ST目前正在實(shí)施和驗證90nm接口的設計,為今年下半年系統級芯片產(chǎn)品向90nm技術(shù)升級做準備,新技術(shù)的優(yōu)點(diǎn)是功耗更低、產(chǎn)品尺寸更小。為了最大限度地縮短新產(chǎn)品的上市時(shí)間,降低新款ASIC的開(kāi)發(fā)成本,制造商必需提前準備好經(jīng)過(guò)驗證的IP單元。此外,新的宏單元的多標準性能針對不同市場(chǎng)可以提高設計驗證的速度,同時(shí)因為優(yōu)化了工程設計資源,它還能降低制造商的產(chǎn)品成本。
對這個(gè)新接口的第一顆芯片所進(jìn)行的初步評估顯示,產(chǎn)品性能非常優(yōu)異,總抖動(dòng)時(shí)間(確定、隨機)少于50ps(微微秒)。
這一出色性能歸功于一個(gè)新的時(shí)基信號發(fā)生器,該發(fā)生器集成一個(gè)諧波PLL(鎖相環(huán)),把抖動(dòng)時(shí)間縮短到最低限度(低于2 ps),并在每種工作環(huán)境內提供很高的噪聲抑制比。
ST現有的SATA310 ‘硬宏’單元采用0.13微米制造工藝,被集成在硬盤(pán)驅動(dòng)器的控制器ASIC內,而新MIPHY則擴展了SATA310的功能,達到了SATA規范的全部要求,而且測試結果證明它還支持所有的其它品牌的SATA兼容產(chǎn)品。ST通過(guò)與戰略伙伴客戶(hù)密切合作,本著(zhù)解決他們的特殊需求的目標,開(kāi)發(fā)出了這個(gè)新的IP單元。 該公司計劃在2005年下半年推出的下一代90nm系統芯片中集成這個(gè)MIPHY宏單元。
這些物理層宏單元執行高速串行以及串行到并行的轉換功能,為鏈接層提供20位寬的并行接口。在串行ATA應用中,宏單元能夠執行主機或設備兩種功能中的任何一個(gè),而且無(wú)需增加外圍組件即可驅動(dòng)外部信號。
市場(chǎng)標準說(shuō)明
串行ATA是取代并行ATA(PATA)的ATA接口標準,它的優(yōu)點(diǎn)是速度更高,功率更低。不過(guò),新標準直到最近才被臺式機和筆記本電腦的硬盤(pán)驅動(dòng)器所采納。
SAS 是一個(gè)基于SATA和SCSI協(xié)議的新的點(diǎn)到點(diǎn)接口標準,支持各種規格的不同性?xún)r(jià)比的產(chǎn)品,數據傳輸速率在1.5到3.0Gb/s之間,可以擴展傳統的并行SCSI接口。
PCI Express是專(zhuān)門(mén)為企業(yè)計算機、臺式計算機、便攜電腦和嵌入式計算機平臺設計的高性能的通用串行互連技術(shù),該標準極大地擴展了傳統PCI并行總線(xiàn)的功能,同時(shí)維持了與現有PCI編程模型的兼容性。
評論