Tensilica Diamond標準處理器IP核支持低成本FPGA仿真
——
Tensilica公司Diamond Standard軟件開(kāi)發(fā)工程師的工具包(Diamond SDK)包括一個(gè)IDE(Xtensa Xplorer 集成設計開(kāi)發(fā)環(huán)境),代碼開(kāi)發(fā)工具鏈和指令集仿真器(ISS),它可運行于A(yíng)vnet LX60開(kāi)發(fā)板。該套Diamond軟件工具包含的軟件庫可支持軟件工程師使用標準C的庫函數,如printf來(lái)進(jìn)行主機PC上的打印操作和從主機PC的硬盤(pán)的讀寫(xiě)操作。
Tensilica公司在Diamond SDK中嵌入2項強大功能,使開(kāi)發(fā)工程師可最大限度地利用Avnet LX60 FPGA開(kāi)發(fā)板優(yōu)勢來(lái)取得更多分析數據,因為能夠在比ISS運行更長(cháng)的運行時(shí)間里對其應用進(jìn)行性能分析。首先,通過(guò)基于FPGA硬件的性能分析,系統可生成程序的運行分析文件令開(kāi)發(fā)工程師能夠迅速精確定位運行程序的性能瓶頸。這個(gè)分析數據在Tensilica公司Xtensa Xplorer IDE中可通過(guò)圖解的方式進(jìn)行觀(guān)察。
其次,通過(guò)反饋編譯(feedback compilation),開(kāi)發(fā)工程師可設置標志,從而編譯器可搜集程序分支(循環(huán)、跳轉等)被執行次數的統計信息。Xtensa C/C++編譯器然后利用這些統計信息進(jìn)行重新編譯程序來(lái)優(yōu)化程序:(a) 通過(guò)在無(wú)分支代碼中放置最經(jīng)常使用的分支來(lái)優(yōu)化速度;和(b)通過(guò)編譯較少執行的例行程序以取得小代碼大小而不是高速度來(lái)優(yōu)化代碼大小。這種基于反饋的編譯手段提高了應用程序5-15%的運行速度,并減少了15%的代碼大小。
此外,Avnet LX60上的以太網(wǎng)接口使開(kāi)發(fā)板適合運行如Linux這樣的操作系統以及相應的TCP/IP堆棧和網(wǎng)絡(luò )文件系統。
tcp/ip相關(guān)文章:tcp/ip是什么
評論