<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 基于PCI 9052總線(xiàn)的高速噪聲檢測系統

基于PCI 9052總線(xiàn)的高速噪聲檢測系統

作者: 時(shí)間:2008-11-21 來(lái)源:網(wǎng)絡(luò ) 收藏

  

  摘要:文章介紹了一種基于PCI總線(xiàn)的高速,介紹了采用PCI 9052作為芯片的數據采集部分的設計原理,并說(shuō)明了和速率可變的實(shí)現原理,給出了底層硬件同上層軟件的連接實(shí)現。

  關(guān)鍵字:噪聲檢測;PCI總線(xiàn);PCI 9052;WDM

  前言

  用于對環(huán)境噪聲進(jìn)行樣本采集和頻譜分析,確定噪聲中的頻率分量是否對人體造成傷害。該系統分為卡和頻譜分析兩部分。將采樣采集到的數據送入計算機內,由應用程序完成快速頻譜分析功能。由于環(huán)境噪聲是實(shí)時(shí)變化的,因此需要采集電路的和數據的高速傳輸。鑒于傳統總線(xiàn)無(wú)法滿(mǎn)足高速傳輸的要求,采用了PCI總線(xiàn)作為的底層平臺。

  PCI總線(xiàn)是Intel公司推出的一種微機擴展槽接口標準,時(shí)鐘頻率為0~33MHz,其最大數據傳輸速率為132~264Mbps,有效克服了傳統總線(xiàn)進(jìn)行高速數據傳輸時(shí)的瓶頸現象,使數據的實(shí)時(shí)高速采集和傳輸成為可能。

  結構說(shuō)明

  數據采集卡具有高速和速率可調節的特點(diǎn)。其前端采用聲波傳感器采集模擬,采集到的模擬信號經(jīng)過(guò)A/D變換器轉換為數字信號,數字信號再經(jīng)PCI總線(xiàn)傳輸到計算機內。該數據采集卡主要包括數據采集電路、PCI接口電路和邏輯控制電路三部分,采集卡結構如圖1所示。下面分別介紹各個(gè)部分的功能。

  1. 數據采集電路

  數據采集電路是由聲波傳感器和A/D變換器組成的,傳感器將采集到的送入A/D變換器,轉換成數字信號輸出。A/D變換器采用的是MAXIM公司的MAX 1446。MAX 1446有一路模擬信號輸入,10位數字信號輸出,工作頻率可達60MHz。實(shí)際的數據轉換時(shí)間為:轉換時(shí)間+各種延遲=5+0.5=5.5個(gè),由此可知MAX 1446的轉換時(shí)間最低可達0.1μs,即采樣速率可達到100Mbps,為提供了最基本的硬件條件。

  2. PCI接口電路

  考慮到PCI總線(xiàn)規范的復雜性,本設計采用了PLX公司的PCI 9052作為芯片,以簡(jiǎn)化硬件設計。PCI 9052是作為PCI總線(xiàn)和一端的設備的橋梁,保證了一端的設備在符合PCI總線(xiàn)的規范后連接到PCI總線(xiàn)上。PCI 9052提供了多個(gè)內部寄存器,以盡量提高總線(xiàn)接口設計的靈活性和傳輸速率。所有的寄存器可分為PCI總線(xiàn)兩類(lèi)。PCI總線(xiàn)是為符合PCI規范所設置的,局部總線(xiàn)配置寄存器用于設定局部總線(xiàn)的工作方式。

  對于PCI 9052,需要一個(gè)EEPROM存儲配置信息,當主機啟動(dòng)時(shí),EEPROM完成對PCI 9052內部的PCI總線(xiàn)配置寄存器和局部總線(xiàn)配置寄存器的初始化。在設計中采用Microchip公司93LC46作為EEPROM存儲配置信息。


上一頁(yè) 1 2 3 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>