<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 嵌入式系統 > 設計應用 > 一種基于FPGA的新型數字電壓表研究與設計

一種基于FPGA的新型數字電壓表研究與設計

作者: 時(shí)間:2010-05-08 來(lái)源:網(wǎng)絡(luò ) 收藏

  這里采用的ADC0809是單片雙列直插式集成芯片,是8通道8位A/D轉換器,其主要特點(diǎn)是:分辨率為8位;總的不可調誤差±1 LSB;當模擬輸入電壓范圍為0~5 V時(shí),可使用單一的+5V電源;轉換時(shí)間為100μs;溫度范圍-40~+85℃;不需另加接口邏輯可直接與CPU連接;可以輸入8路模擬信號;輸出帶鎖存器;邏輯電平與TTL兼容。

  ADC0809帶有8位轉換器、8位多路切換開(kāi)關(guān)以及與微處理機兼容的控制邏輯的CMOS組件。它的8位A/D轉換器轉換方法為逐次逼近法。在A(yíng)/D轉換器的內部,含有一個(gè)高阻抗斬波穩定比較器,一個(gè)帶有模擬開(kāi)關(guān)樹(shù)組的256R分壓器,以及一個(gè)逐次逼近的寄存器。8路的模擬開(kāi)關(guān)由地址鎖存器和譯碼器控制,可以在8個(gè)通道中任意訪(fǎng)問(wèn)一個(gè)單邊的模擬信號。其工作框圖如圖3所示。

工作框圖

  該A/D轉換器無(wú)需調零和滿(mǎn)量程調整。由于多路開(kāi)關(guān)的地址輸入能夠進(jìn)行鎖存和譯碼,而且三態(tài)TTL輸出也可以鎖存,易于與微處理器進(jìn)行接口。

  如圖3所示,它由兩大部分所組成:第一部分是8通道多路模擬開(kāi)關(guān),它用于控制C,B,A端子和地址鎖存允許端子,可使其中一個(gè)通道被選中;第二部分為一個(gè)逐次逼近型A/D轉換器,它由比較器、控制邏輯、輸出緩沖鎖存器、逐次逼近寄存器以及開(kāi)關(guān)樹(shù)組和256R電阻分壓器組成。后兩種電路,即開(kāi)關(guān)樹(shù)和256R電阻分壓器,組成了D/A轉換器??刂七壿嬘脕?lái)控制逐次逼近寄存器從高位到低位逐次取1,然后將此數字量送到開(kāi)關(guān)樹(shù)組,即8位開(kāi)關(guān),用來(lái)控制開(kāi)關(guān)S7~S0與參考電平相連接。參考電平經(jīng)256R電阻分壓器,輸出一個(gè)模擬電壓Uo,Uo,Ui在比較器中進(jìn)行比較。當Uo>Ui時(shí),本位D=O;當Uo≤Ui時(shí),則本位D=1。因此,從D7~D0比較8次即可逐次逼近寄存器中的數字量,即與模擬量Ui所相當于的數字量相等。此數字量送入輸出鎖存器,并同時(shí)發(fā)轉換結束脈沖。

  該電壓表電路中,ADC0809的工作時(shí)序如圖4所示。主要控制信號:START是轉換啟動(dòng)信號,高電平有效;ALE是3位通道選擇地址(ADDC,ADDB,ADDA)信號的鎖存信號。當模擬量送至某一輸入端,由3位地址信號進(jìn)行選擇,而地址信號由ALE鎖存;EOC是檔位轉換的狀態(tài)信號。EOC輸出高電平時(shí),表示轉換結束;在EOC的上升沿后,若使能輸出信號OE為高電平,則三態(tài)緩沖器打開(kāi),將轉換完畢的8位數據結果輸至數據總線(xiàn),至此ADC0809的一次轉換結束。

ADC0809的工作時(shí)序



關(guān)鍵詞: FPGA 數字電壓表 A/D

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>