<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > NMOS邏輯門(mén)電路

NMOS邏輯門(mén)電路

作者: 時(shí)間:2011-07-25 來(lái)源:網(wǎng)絡(luò ) 收藏
NMOS邏輯門(mén)電路是全部由N溝道MOSFET構成。由于這種器件具有較小的幾何尺寸,適合于制造大規模集成電路。此外,由于NMOS集成電路的結構簡(jiǎn)單,易于使用CAD技術(shù)進(jìn)行設計。與CMOS電路類(lèi)似,NMOS電路中不使用難于制造的電阻 。NMOS反相器是整個(gè)NMO邏輯門(mén)電路的基本構件,它的工作管常用增強型器件,而負載管可以是增強型也可以是耗盡型?,F以增強型器件作為負載管的NMOS反相器為例來(lái)說(shuō)明它的工作原理。

  上圖是表示NMOS反相器的原理電路,其中T1為工作管,T2為負載管,二者均屬增強型器件。若T1和T2在同一工藝過(guò)程中制成,它們必將具有相同的開(kāi)啟電壓VT。從圖中可見(jiàn),負載管T2的柵極與漏極同接電源VDD,因而T2總是工作在它的恒流區,處于導通狀態(tài)。當輸入vI
高電壓(超過(guò)管子的開(kāi)啟電壓VT)時(shí),T1導通,輸出vO;為低電壓。輸出低電壓的值,由T1,T2兩管導通時(shí)所呈現的電阻值之比決定。通常T1的跨導gm1遠大于T2管的跨導gm2,以保證輸出低電壓值在+1V左右
。當輸入電壓vI為低電壓(低于管子的開(kāi)啟電壓VT)時(shí),T1截止,輸出vO為高電壓。由于T2管總是處于導通狀態(tài),因此輸出高電壓值約為(VDD—VT)。通常gm1在100~200之間,而gm2約為5~15。T1導通時(shí)的等效電阻Rds1約為3~10kΩ,而T2的Rds2約在100~200kΩ之間
。負載管導通電阻是隨工作電流而變化的非線(xiàn)性電阻。
  在NMOS反相器的基礎上,可以制成NMOS門(mén)電路。下圖即為NMOS或非門(mén)電路。只要輸入A,B中任一個(gè)為高電平,與它對應的MOSFET導通時(shí),輸出為低電平;僅當A、B全為低電平時(shí),所有工作管都截止時(shí),輸出才為高電平??梢?jiàn)電路具有或非功能,即

  或非門(mén)的工作管都是并聯(lián)的,增加管子的個(gè)數,輸出低電平基本穩定,在整體電路設計中較為方便,因而NMOS門(mén)電路是以或非門(mén)為基礎的。這種門(mén)電路不像TTL或CMOS電路作成小規模的單個(gè)芯片 ,主要用于大規模集成電路。
  以上討論和分析了各種邏輯門(mén)電路的結構、工作原理和性能,為便于比較,現用它們的主要技術(shù)參數傳輸延遲時(shí)間Tpd和功耗PD綜合描述各種邏輯門(mén)電路的性能,如圖所示。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>