<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > 基本邏輯門(mén)電路

基本邏輯門(mén)電路

作者: 時(shí)間:2011-07-26 來(lái)源:網(wǎng)絡(luò ) 收藏
基本邏輯運算有與、或、非運算,對應的基本邏輯門(mén)有與、或、非門(mén)。本節介紹簡(jiǎn)單的二極管門(mén)電路和BJT反相器(非門(mén)),作為邏輯門(mén)電路的基礎。
  用電子電路來(lái)實(shí)現邏輯運算時(shí),它的輸入、輸出量均為電壓(以V為單位)或電平(用1或0表示)。
  通常將門(mén)電路的輸入量作為條件,輸出量作為結果。

一、二極管與門(mén)及或門(mén)電路

1.與門(mén)電路

  當門(mén)電路的輸入與輸出量之間能滿(mǎn)足與邏輯關(guān)系時(shí),則稱(chēng)這樣的門(mén)電路為與門(mén)電路。
  下圖表示由半導體二極管組成的與門(mén)電路,右邊為它的代表符號
。

  圖中A、B、C為輸入端,L為輸出端。輸入信號為+5V或0V。

下面分析當電路的輸入信號不同時(shí)的情況:
 ?。?)若輸入端中有任意一個(gè)為0時(shí),例如VA=0V,而VA=VB=+5V時(shí)
,D1導通,從而導致L點(diǎn)的電壓VL被鉗制在0V。此時(shí)不管D2、D3的狀態(tài)如何都會(huì )有VL≈0V(事實(shí)上D2、D3受反向電壓作用而截止)。
  由此可見(jiàn),與門(mén)幾個(gè)輸入端中,只有加低電壓輸入的二極管才導通,并把L鉗制在低電壓(接近0V) ,而加高電壓輸入的二極管都截止。
 ?。?)輸入端A、B、C都處于高電壓+5V ,這時(shí),D1、D2、D3都截止,所以輸出端L點(diǎn)電壓VL=+VCC,即VL=+5V。
  如果考慮輸入端的各種取值情況,可以得到下表

輸入(V)
輸出(V)
VA
VB
VC
VL

0
0
0
0
+5
+5
+5
+5

0
0
+5
+5
0
0
+5
+5
0
+5
0
+5
0
+5
0
+5
0
0
0
0
0
0
0
+5

  將表中的+5V用1代替,則可得到真值表:

A
B
C
L

0
0
0
0
1
1
1
1

0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
0
0
0
0
0
0
1

  由表中可見(jiàn)該門(mén)電路滿(mǎn)足與邏輯關(guān)系,所以這是一種與門(mén)。輸入變量A、B、C與輸出變量L只間的關(guān)系滿(mǎn)足邏輯表達式。

2.或門(mén)電路

   

對上圖所示電路可做如下分析:
 ?。?)輸入端A、B、C都為0V時(shí),D1、D2、D3兩端的電壓值均為0V
,因此都處于截止狀態(tài),從而VL=0V;
 ?。?)若A、B、C中有任意一個(gè)為+5V,則D1、D2、D3中有一個(gè)必定導通。我們注意到電路中L點(diǎn)與接地點(diǎn)之間有一個(gè)電阻,正是該電阻的分壓作用,使得VL處于接近+5V的高電壓(扣除掉二極管的導通電壓)
,D2、D3受反向電壓作用而截止,這時(shí) VL≈+5V。
  用真值表將所有情況羅列如下:

A
B
C
L

0
0
0
0
1
1
1
1

0
0
1
1
0
0
1
1
0
1
0
1
0
1
0
1
0
1
1
1
1
1
1
1

  由表中可見(jiàn)A、B、C與L之間滿(mǎn)足或邏輯關(guān)系,即有:。

二、非門(mén)電路——BJT反相器


  上圖表示一基本反相器電路及其邏輯符號。下圖則是其傳輸特性
,圖中標出了BJT的三個(gè)工作區域。對于飽和型反相器來(lái)說(shuō) ,輸入信號必須滿(mǎn)足下列條件:邏輯0:ViV1 邏輯1:Vi>V2

由傳輸特性可見(jiàn):
  當輸入為邏輯0時(shí),BJT將截止,輸出電壓將接近于VCC,即邏輯1。
  當輸入為邏輯1時(shí),BJT將飽和導通,輸出電壓約為0.2~0.3V,即為邏輯0。
  可見(jiàn)反相器的輸出與輸入量之間的邏輯關(guān)系是非邏輯關(guān)系。
  雖然利用以上基本的與、或、非門(mén),可以實(shí)現與、或、非三種邏輯運算。但是由于它們的輸出電阻比較大,帶負載的能力差,開(kāi)關(guān)性能也不理想,因此基本的與、或、非門(mén)不具有實(shí)用性。解決的辦法之一是采用二極管與三極管門(mén)的組合,組成與非門(mén)、或非門(mén),也就是所謂的復合門(mén)電路。與非門(mén)和或非門(mén)在負載能力 、工作速度和可靠性方面都大為提高,是邏輯電路中最常用的基本單元。下圖給出了復合門(mén)電路的一個(gè)例子及其邏輯符號和邏輯表達式。

  下面將要介紹的是一些切實(shí)可用的邏輯門(mén)電路。



評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>