<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > 模擬技術(shù) > 設計應用 > H.264_AVC視頻編碼變換量化核實(shí)現

H.264_AVC視頻編碼變換量化核實(shí)現

作者: 時(shí)間:2012-07-23 來(lái)源:網(wǎng)絡(luò ) 收藏
-adjust: auto; -webkit-text-stroke-width: 0px">

  

H.264_AVC視頻編碼變換量化核實(shí)現

  在量化過(guò)程中,對于給定的量化參數QP, MF只有三種取值,因此乘法實(shí)現可以采用無(wú)符號數乘法運算,乘法結構則采用16×14位加法樹(shù)乘法器。這樣,在提高運算速度的同時(shí)節約了芯片面積。

  (3)對于f的計算,在不影響運算精度的情況下本文采用近似處理。為了避免除法運算,將f的計算式變形,即:

  f=2q/3=(215/3)×2m≈[(215+1)/3]×2m≈10923×2m

  式中, m取值為0~8,具體由相應的QP給出。由于f在完成加法運算后其結果還需左移q位,所以計算精度不會(huì )受影響。這樣,對f的計算只需進(jìn)行移位操作。

  3 4×4整數核硬件實(shí)現

  基于上述算法原理及其設計,本文首先對4×4整數模塊進(jìn)行C語(yǔ)言編程,驗證了該模塊所采用算法的正確性。然后采用Verilog HDL語(yǔ)言描述4×4整數變換和量化核(幀內模式)的硬件功能,并通過(guò)仿真軟件Modelsim SE 5.7進(jìn)行功能仿真,驗證了該模塊輸出結果與設計要求相一致。最后采用Synplify Pro7.3綜合工具,并以Altera公司的Stratix系列FPGA作為主要目標適配器件進(jìn)行綜合。

  

H.264_AVC視頻編碼變換量化核實(shí)現

  4×4整數核的二大子模塊的綜合結果如表3所示,表中同時(shí)給出經(jīng)本文優(yōu)化設計前后的綜合結果作為對比??梢?jiàn),經(jīng)本文采用的三種優(yōu)化設計處理后,在硬件開(kāi)銷(xiāo)改變不大情況下,變換子模塊的最高工作頻率達到59.4MHz,是未優(yōu)化前的1.73倍,而量化子模塊的最高工作頻率達到55.8MHz,是未優(yōu)化前的1.82 倍。4×4整數變換量化核的最高工作頻率取各子模塊的最低頻率,這樣其優(yōu)化后的最高工作頻率是55.8MHz,相比優(yōu)化前的30.7MHz提高了82%。

  本文對H.264/AVC協(xié)議中的4×4整數變換量化核從算法原理到硬件實(shí)現進(jìn)行了分析和設計。采用自頂向下的Verilog HDL設計流程,實(shí)現了4×4整數變換量化核硬件功能的優(yōu)化設計,模塊的最高工作頻率提高了82%,為H.264/AVC標準的硬件實(shí)現提供了參考。


上一頁(yè) 1 2 3 下一頁(yè)

關(guān)鍵詞: H.264_AVC 視頻編碼 變換量化

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>