研究雷達天線(xiàn)電源故障檢測電路的設計
CPLD邏輯電路
圖6是CPLD內部邏輯電路,CPLD選用的是LATTICE公司的ispLSI1016E,邏輯設計采用原理圖輸入法,主要功能是對MUX的通道進(jìn)行選擇、對A/D轉換器進(jìn)行控制及產(chǎn)生自檢代碼等。圖中有三個(gè)主要器件:數據雙向開(kāi)關(guān)、數據鎖存器、譯碼器。數據雙向開(kāi)關(guān)的OE為低時(shí),數據A0~A7傳向單片機的數據線(xiàn)D0~D7,該數據正常時(shí)是自檢代碼AAH,當OE為高時(shí),單片機數據傳向CPLD內部的鎖存器,用來(lái)對多路模擬開(kāi)關(guān)進(jìn)行選擇。端口地址譯碼使用了單片機的RD、WR、P22、P23引腳,還使用了單片機的P20及P21引腳,它們分別連接到A/D轉換器CS和CE端,具體地址定義如下:
CPLD自檢測地址:0x0700
通道選擇數據鎖存器地址:0x0b00
A/D轉換器寫(xiě)地址:0x0c00
A/D轉換器讀地址:0x0e00
信號MUX1~MUX5是MUX電路的前級芯片選擇信號,高電平有效;DD0~DD2是MUX電路前級的通道選擇信號,取值范圍是0~34,對應模擬通道的1~35;DD5~DD7是MUX電路的后級通道選擇信號,取值范圍為0~4,分別對應前級的五個(gè)MUX的輸出信號。這些信號的產(chǎn)生過(guò)程是:?jiǎn)纹瑱C通過(guò)數據線(xiàn)D0~D7將通道選擇數據及芯片選擇數據送到鎖存器,產(chǎn)生通道選擇信號DD0~DD2及DD5~DD7,再將部分數據進(jìn)行譯碼產(chǎn)生MUX的片選信號MUX1~MUX5。
圖6 CPLD邏輯電路
結語(yǔ)
目前該天線(xiàn)電源故障檢測電路已經(jīng)應用到某雷達中,隨雷達系統通過(guò)設計定型,進(jìn)入批量生產(chǎn)階段,實(shí)踐證明,該檢測電路工作穩定可靠,能準確實(shí)時(shí)的對天線(xiàn)電源系統進(jìn)行監測,故障檢測率≥98%,故障隔離率≥95%,虛警率≤3%,達到設計要求。
評論