ADuC7128實(shí)現寬頻帶相位測量系統
測量結果表明該系統的最大測量不確定度為± 0. 4°,基本滿(mǎn)足了預期≤0. 5°的設計要求。主要誤差源是ADuC7128 內部計數器只能進(jìn)行整數計數,而引起的± 1 的計數誤差,該誤差可以采用多次測量求平均值的軟件方法進(jìn)行修正。同時(shí),兩路信號通道內部硬件電路結構存在差異,也是造成測量誤差的原因,解決此類(lèi)誤差只能在設計對稱(chēng)結構的硬件電路時(shí),盡量選用相同的元器件。
4 結論
該系統能夠完成輸入信號在0 ~ 10 MHz范圍內的相位測量,測量分辨率可達0. 1°,通過(guò)使用ADuC7128 芯片內部DDS 模塊,節省了硬件成本,同時(shí)也降低了電路設計的復雜性,增加了系統的可靠性。試驗表明,該系統設計方案可行、測量結果準確。如果直接選擇主頻較高的微處理器或者通過(guò)時(shí)鐘倍頻的方法提高計數脈沖速度,在此設計方案基礎上,就能夠進(jìn)一步拓寬相位測量的頻帶。
評論