CPLD 在線(xiàn)纜快速測試技術(shù)中的應用
Fig. 4 The emulation wave of CPLD1#本文引用地址:http://dyxdggzs.com/article/192103.htm
由圖4 可知,當CPLD1#接收到‘Start’命令后,在‘CP’觸發(fā)信號的作用下,Sign_out 端口依次輸出(00001000)B、(00010000)B、(00100000)B 等信號,實(shí)現了將‘1’進(jìn)行移位且并行輸出。
SST_AND 模塊的仿真波形如圖5 所示,CPLD_MCU 的仿真波形如圖6 所示。
Fig. 5 The emulation wave of SST_AND module
Fig. 6 The emulation wave of CPLD_MCU modul
在圖5 中,SS 端的信號來(lái)自單片機,當SS 端的信號與CPLD1#的CP_out 端信號皆為高電平時(shí),CPLD2#才可開(kāi)始采集信號。由圖6 可知,由CPLD1#輸出的8 位并行數據(10101101)B 經(jīng)Sign_in 端口進(jìn)入CPLD2# 的 CPLD_MCU 模塊進(jìn)行轉換,MISO 端輸出為串行數據。
通過(guò)圖 4-圖6 的仿真結果可知,設計的CPLD 接口電路能夠實(shí)現多條線(xiàn)纜的同時(shí)測量。本文設計的CPLD 接口電路最多能同時(shí)測量64 條線(xiàn)纜的連通性能(受CPLD芯片I/O 引腳數量的限制),若要同時(shí)測試更多線(xiàn)纜,只需更換CPLD 芯片即可。
5.總結
本文作者創(chuàng )新點(diǎn):利用CPLD 器件I/O 接口多的優(yōu)點(diǎn),創(chuàng )新地將CPLD 引入到線(xiàn)纜測試技術(shù)中,實(shí)現了多條線(xiàn)纜連通性的同時(shí)測量。仿真實(shí)驗證明設計思路正確,方案可行,為高效、準確地實(shí)現電氣柜線(xiàn)纜組的測試提供了新的、有效的途徑。
參考文獻
[1] 王玉輝.CPLD技術(shù)在時(shí)差法超聲波流量計中的應用[J].微計算機信息.2005, 21(8):117~
119
[2] 葉樹(shù)青.微電腦在自動(dòng)測試裝置上的應用―D28-1線(xiàn)纜測試儀介紹[J].通信與計算機.1990,
4:1~5
[3] 杜曉通.智能建筑弱電線(xiàn)纜性能測試儀[J].電子測量與儀器學(xué)報.2002,16(2):50~55
[4] 李忠曉.一種簡(jiǎn)易線(xiàn)纜測試儀[J].有線(xiàn)電視技術(shù).2003,10(22):69~70
[5] 周宏志,王冬青,賈玉蘭.時(shí)域回波反射法在雙絞線(xiàn)測試中的應用[J].電信科學(xué).2004,
20(6):73~75
[6] Mark Zwolinski.Digital System Design with VHDL[M].Beijing: Publishing House of Electronics Industry, 2002
[7] 侯伯亨,顧新.VHDL硬件描述語(yǔ)言與數字邏輯電路設計[M].北京:西安電子科技大學(xué)出版社,2004
評論