基于FPGA的示波器圖文顯示
2.3.2 運算放大
在D/A轉換之后,我們得到的是電流信號,而需要輸入示波器的為電壓信號,因此運用運算放大器來(lái)進(jìn)行轉換,同時(shí)將運放設計為可調形式,通過(guò)調節它便可以調節輸出電壓的大小,達到控制顯示幅值的目的。本設計采用LM741系列運放,其技術(shù)指標加下:本文引用地址:http://dyxdggzs.com/article/191915.htm
3 系統軟件設計
基于VHDL語(yǔ)言的功能與靈活性,非依賴(lài)性和可移植性種種優(yōu)勢,本設計在FPGA編程上采用了VHDL語(yǔ)言實(shí)現??傮w設計思路:采用50 MHz外部時(shí)鐘控制對FPGA內部進(jìn)行分頻控制,在分頻模塊的作用下得到設計所需要的時(shí)鐘信號。通過(guò)按鍵選通在ROM內部選擇要顯示的模塊部分,進(jìn)行X、 Y方向掃描,得到初步的數據,同時(shí)外加Z方向掃描來(lái)控制所顯圖形的亮度。通過(guò)將所有的“1”存儲在一個(gè)ROM中作為緩存,達到消除零點(diǎn)的目的。將ROM中的數據轉移到RAM中,通過(guò)乒乓交換操作來(lái)進(jìn)行模式轉換,最后通過(guò)外圍電路輸入示波器,實(shí)現顯示??傮w流程圖:
4 結語(yǔ)
本文是基于FPGA的數字示波器圖文顯示系統的硬件/軟件的設計思路和設計方案。此系統設計完成后,測試表明系統可以將相應的圖形文字顯示出來(lái),顯示的圖形和文字與預期的基本一致。該設計滿(mǎn)足了系統的需要,更重要的是具有很強的靈活性和可控性,同時(shí)使顯示更加高速度快捷,具有非常廣闊的應用前景。
評論