<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>

新聞中心

EEPW首頁(yè) > EDA/PCB > 設計應用 > 基于MCU-FPGA的風(fēng)光逆變并網(wǎng)系統設計

基于MCU-FPGA的風(fēng)光逆變并網(wǎng)系統設計

作者: 時(shí)間:2012-07-18 來(lái)源:網(wǎng)絡(luò ) 收藏

2 主回路電器選擇以及參數計算
系統主回路由DC-AC變換器電路以及對輸入/輸出波形的整形和測量電路構成。為了減少損耗,同時(shí)又防止被反向擊穿,主開(kāi)關(guān)管選IRFB52N15(額定電流60A,耐壓150V,導通電阻32MΩ)。采用SPWM控制的電路,輸出SPWM波中含有大量的高頻諧波,加上防止上下橋臂直通而設置的死區,開(kāi)關(guān)時(shí)間和功率器件參數差異等因素,輸出電壓只能夠也含有一定的低次諧波,為了保證波形失真度盡可能低,必須采用輸出濾波器。全橋采用LC濾波,其中的感抗XL=ωL=2πfL,容抗XC=1/(ωC)=1/(2πfC)。令ωL=1/(ωC),得到對應的截止頻率d.jpg器輸出電壓的基波為f0,最低次諧波頻率fk,f0fcfk,所以ω0L1/(ω0C),電感對基波信號的阻抗很小,電容對基波的分流很小,即電感對基波信號的阻抗很小,電容對基波的分流很,即濾波器允許基波信號通過(guò),而ωkL>>1/(ωkC),電感對諧波信號阻抗很大,電容對諧波信號的分流很大,即濾波器不允許諧波信號通過(guò)負載,一般取濾波器的截止頻率fc=(3~5)f0,為了避免對某次諧波過(guò)度放大,取fc= 4.5f0=1 800 Hz,器的輸出功率和輸出電壓求得負載阻抗RL,濾波器的標稱(chēng)特性阻抗R=(0.5~0.8)RL,則Lf=R/(4πfC),Cf=Lf /R2= 1/(2πfCR)。實(shí)際電路中,L取200 μH,C=470μF。

3 控制與算法設計
該系統的MCU選擇的MSP430,MSP430系列是TI公司推出的超低功耗16單片機,性?xún)r(jià)比高,功能強,運行的速度快,其工作電流不到1mA,而且其具有多種低功耗模式。該方案選用了MSP430F2618作為主控芯片,監測輸入電流、電壓,過(guò)流、欠壓時(shí)保護和故障排除后恢復;采樣輸出電壓和電壓跟蹤最大功率;顯示當前系統狀態(tài)和輸出的相關(guān)數據。
3.1 最大功率追蹤算法
最大功率點(diǎn)跟蹤算法根據判斷原理和實(shí)現方法,大概可以歸納為六種:恒定電壓及其改進(jìn)算法、恒定電流及其改進(jìn)算法、擾動(dòng)觀(guān)察法、增量電導法、模糊邏輯控制算法及神經(jīng)網(wǎng)絡(luò )控制算法。

本文引用地址:http://dyxdggzs.com/article/190140.htm

c.JPG


擾動(dòng)觀(guān)察法是一種較為簡(jiǎn)單實(shí)用且容易實(shí)現的方法,其思想是通過(guò)周期性的給電源的輸出電壓加擾動(dòng)△V,測得電源的輸出電流和電壓,比較該采樣時(shí)刻的輸出功率P(t)與前一采樣時(shí)刻輸出功率P(t-1)的大??;如果P(t)>P(t-1),則在下一周期以同樣方向加擾動(dòng),否則改變擾動(dòng)的方向,這樣逐步逼近最大功率點(diǎn)。但跟蹤步長(cháng)的設定無(wú)法兼顧跟蹤精度和響應速度,在最大功率點(diǎn)附近振蕩運行,會(huì )導致一定功率損失。
3.2 基于FPGA的相位追蹤
該系統中產(chǎn)生的SPWM信號的正弦基波信號是FPGA內部的地址每次累加1位,然后查詢(xún)FPGA內存儲了正弦表的ROM,現將外部參考正弦信號和本系統自已產(chǎn)生的正弦波形通過(guò)比較器整形后的信號都輸入FPGA,通過(guò)FPGA內部的異或門(mén)后得到的新信號,新信號為高表明兩路信號依然存在相位差,這時(shí)FPGA內部的地址累加器遞增2位,即讓自己產(chǎn)生的正弦波的相位向前遞增一個(gè)量化值,直至兩路信號異或的結果完全為低為
止。由于FPGA的高速運算,整個(gè)相位的追蹤在兩個(gè)周期以?xún)瓤梢酝瓿?,能滿(mǎn)足市場(chǎng)應用的要求。

4 結語(yǔ)
該系統以為構架,實(shí)現了逆變系統。系統充分利用了數字系統的計算精度,將逆變波形與外網(wǎng)市電的相位差控制在2°以?xún)?,并且通過(guò)最大功率追蹤,讓太陽(yáng)能電池板或者風(fēng)力發(fā)電機的發(fā)電效率達到最大。該系統成本低,體積小,且人性化設計,方便今后直接大批量投入市場(chǎng)使用。

風(fēng)力發(fā)電機相關(guān)文章:風(fēng)力發(fā)電機原理

上一頁(yè) 1 2 下一頁(yè)

評論


相關(guān)推薦

技術(shù)專(zhuān)區

關(guān)閉
国产精品自在自线亚洲|国产精品无圣光一区二区|国产日产欧洲无码视频|久久久一本精品99久久K精品66|欧美人与动牲交片免费播放
<dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><small id="yhprb"></small><dfn id="yhprb"></dfn><small id="yhprb"><delect id="yhprb"></delect></small><small id="yhprb"></small><small id="yhprb"></small> <delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"></dfn><dfn id="yhprb"></dfn><s id="yhprb"><noframes id="yhprb"><small id="yhprb"><dfn id="yhprb"></dfn></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><small id="yhprb"></small><dfn id="yhprb"><delect id="yhprb"></delect></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn> <small id="yhprb"></small><delect id="yhprb"><strike id="yhprb"></strike></delect><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn><dfn id="yhprb"><s id="yhprb"><strike id="yhprb"></strike></s></dfn><dfn id="yhprb"><s id="yhprb"></s></dfn>