實(shí)用I/O地址譯碼電路設計
3 用8輸入與非門(mén)實(shí)現的譯碼電路
該譯碼電路的原理圖見(jiàn)圖3所示。該電路的優(yōu)點(diǎn)是電路簡(jiǎn)單,I/O地址的變換也是通過(guò)跳線(xiàn)S1~S4來(lái)改變的,地址變換范圍是0BOH~3FFH,為單譯碼輸出。若按圖3所示的跳線(xiàn)位置,則譯碼地址為300H~307H。
4 基于可編程器件GALl6V8的譯碼
此種譯碼主要適用于邏輯關(guān)系比較復雜的譯碼電路,其優(yōu)點(diǎn)是設計靈活,可編程,改動(dòng)方便,并可多譯碼輸出。
5 結束語(yǔ)
PC總線(xiàn)譯碼電路是PC機和PC總線(xiàn)與外設連接的重要部分。本文給出的幾種PC總線(xiàn)譯碼電路,可在使用時(shí)根據實(shí)際情況靈活選擇,實(shí)際使用證明,本文所介紹的幾種譯碼電路都切實(shí)可行。
評論