雷達導引頭DBS回波信號模擬器設計
2.2 目標信號、噪聲產(chǎn)生模塊的設計
信號的波形數據用Matlab仿真產(chǎn)生,在FPGA設計的時(shí)候通過(guò)IP核調用存入ROM中,為了完成多種回波信號的模擬,分別將脈沖信號、線(xiàn)性調頻信號和非線(xiàn)性調頻信號存于3個(gè)ROM中,如圖4所示,控制模塊用于接收DSP的控制信號,選通相應的發(fā)射信號。本文引用地址:http://dyxdggzs.com/article/186128.htm
在雷達系統中存在著(zhù)許多噪聲源,包括外部噪聲與接收機噪聲,它們的和形成了回波巾總的噪聲。通常,可將噪聲看作高斯白噪聲。實(shí)際上,所有情況下的噪聲都看作是在接收信號s(t)上進(jìn)行相加的高斯白噪聲。本設計疊加了高斯白噪聲。
2.3 多普勒頻率的設計思路
對模型進(jìn)行簡(jiǎn)化,假設俯仰角β=0,那么:
由上式可知,在方位角α確定時(shí),fd也是一個(gè)定值,這種定值的設計在FPGA中是通過(guò)DDS混頻來(lái)實(shí)現的。多普勒頻率調用Xilinx的IP核DDS產(chǎn)生。
評論