一種高精度便捷式全數字示波器的設計
4 系統軟件設計
編程邏輯器件CPLD采用硬件描述語(yǔ)言VHDL為底層支撐,用原理圖輸入的方式來(lái)實(shí)現系統軟件部分的設計。DSP軟件編程采用C語(yǔ)言與匯編語(yǔ)言混合編程,程序主體用C語(yǔ)言編寫(xiě),對于占用處理器時(shí)間較多的算法程序和I/O接口操作則采用匯編語(yǔ)言編程,匯編代碼可以用C語(yǔ)言可調用的函數或內聯(lián)代碼的形式出現,把C語(yǔ)言和匯編語(yǔ)言的優(yōu)點(diǎn)有機結合起來(lái)。系統軟件完成數據收集分析,把采集到的曲線(xiàn)坐標經(jīng)處理后由RS 422標準接口傳輸給智能終端,同時(shí)也能接收到智能終端的輸入信息,執行相應的功能,系統程序流程圖如圖3所示。本文引用地址:http://dyxdggzs.com/article/179058.htm
6 結語(yǔ)
樣機測量結果表明,系統頻率測量誤差小于0.05%,信號幅值測量誤差小于1%,系統精度較高,能滿(mǎn)足一般的工業(yè)要求,并且可以在顯示模塊上對被測信號進(jìn)行很好的復現。系統重量小于0.5 kg,體積為:20 cm×15 cm×10 cm。
它克服了同類(lèi)產(chǎn)品使用時(shí)操作復雜,精度低的缺點(diǎn),并且所設計的數字示波器集成度高,工作過(guò)程受外界環(huán)境的干擾小,測量數據可視化,界面友好,可復現被測信號波形,故可作為一種內嵌式設備,嵌入到一些柔性工業(yè)測量系統當中,這在工業(yè)自動(dòng)化領(lǐng)域和測試領(lǐng)域有廣泛的應用前景。
評論