基于集成計數器的N進(jìn)制計數器設計與仿真
如圖1所示電路是基于集成4位二進(jìn)制同步加法計數器74LS161,用歸零法設計的七進(jìn)制加法計數器的仿真電路。由于74LS161的清零端為異步控制方式,則最大計數狀態(tài)SN=S7=0111;由此求出歸零邏輯

用歸零法設計N進(jìn)制計數器要注意以下兩點(diǎn):
1)當集成計數器的清零端為同步控制方式,則不會(huì )出現過(guò)渡狀態(tài)SN,此時(shí)最大計數狀態(tài)應為SN-1,相應歸零邏輯也由SN-1求得。
2)若MN,需要用多個(gè)M進(jìn)制集成計數級聯(lián),擴展成大容量計數器后,再使用歸零法設計N進(jìn)制計數器。
2 三十六進(jìn)制加法計數器的設計與仿真
2.1 基于74LS161的三十六進(jìn)制加法計數器的設計與仿真
74LS161為十六進(jìn)制計數器,設計三十六進(jìn)制計數器需要兩個(gè)74LS161通過(guò)級聯(lián)的方法,可先擴展成256(16×16)進(jìn)制計數器。設低位的74LS161編號為1,高位的74LS161編號為2,再用歸零法設計如下:
1)寫(xiě)出SN的二進(jìn)制代碼:SN=S36=100100;
2)求出歸零邏輯:;
3)在仿真平臺Multisim中選擇2個(gè)74LS161,1個(gè)74LS00,2個(gè)5 V電源和地,根據歸零邏輯創(chuàng )建仿真電路;
4)時(shí)鐘電壓源V1接入計數脈沖輸入端CLK,用帶譯碼的十六進(jìn)制數碼管U4和U5作狀態(tài)輸出的顯示器,完整的三十六進(jìn)制計數器仿真電路如圖2所示。
評論