LED電子顯示屏真彩顯示的關(guān)鍵技術(shù)介紹
4、亮度控制D/T轉換技術(shù)
LED電子顯示屏是由許多相互獨立的像素點(diǎn)(發(fā)光元)排列而成,由于像素點(diǎn)的分離性,決定了其發(fā)光的控制和驅動(dòng)只能以數字方式進(jìn)行。這些像素點(diǎn)的發(fā)光狀態(tài)由控制器同步地控制,獨立驅動(dòng)。視頻真彩色顯示意味著(zhù)要對每一個(gè)像素點(diǎn)的亮度分別進(jìn)行控制,并且要在規定的掃描時(shí)間內同步地完成。大屏幕是以數以萬(wàn)計的像素點(diǎn)組成的,這使得系統的復雜性較兩值顯示大屏幕而言大為增加,并對總體的數據傳輸速度提出了更高的要求。給每一像素點(diǎn)設置一個(gè)常規D/A顯然是不現實(shí)的,必須尋找一種能最大限度降低系統復雜性且性能盡可能高的解決方案。
由視覺(jué)原理知道,人對像素點(diǎn)的平均亮度感覺(jué)可取決于它的亮/滅占空比。也就是說(shuō),只要對像素點(diǎn)亮/滅占空比進(jìn)行調節,就能實(shí)現對亮度的控制。對LED電子顯示屏而言,這意味著(zhù)只要將代表像素點(diǎn)亮度的數字轉換為像素點(diǎn)發(fā)光的時(shí)間(D/T轉換),即實(shí)現了亮度的D/A轉換。
設屏幕數據刷新的周期為,控制任意像素點(diǎn)亮度的數據為n位二進(jìn)制數D=bi2i(其中bi=0或1),Ton為相應于D的發(fā)光時(shí)間,則像素點(diǎn)亮/滅的占空比為:d=Ton/Ts=D=bi2i。該表達式可用可預置減法計數器實(shí)現,但每一像素點(diǎn)配一計數器將使得顯示電路異常復雜。上式改寫(xiě)為:Ton=Tsbi2i,這意味著(zhù)可將Ton分成幾個(gè)時(shí)間段,由于當足夠小時(shí),幾個(gè)分離時(shí)間段合成的Ton與總長(cháng)度相同的連續的Ton其視覺(jué)效果是相同的。于是,一般地有,對于n位二進(jìn)制數據D=bi2i,將分Ts為n段,并選取適當時(shí)間分割函數f(i),使得第i段Ti=Tsf(i),其中0即為此像素點(diǎn)的亮/滅占空比。由于函數f(i)對所有像素點(diǎn)而言可以是共同的,因而上式表明,只要用f(i)統一控制各個(gè)像素點(diǎn),就能實(shí)現全屏幕所有像素點(diǎn)相互獨立而又同步的D/T轉換。對于單個(gè)像素點(diǎn)來(lái)說(shuō)用圖1的電路可實(shí)現上式。圖中SFR為8位移位寄存器,圖為時(shí)間分割函數f(i)的波形。
大屏幕顯示驅動(dòng)電路通常采用“串行移位+鎖存+驅動(dòng)”的結構,以期盡量減少數據傳送線(xiàn)。要全屏幕同時(shí)實(shí)現上式,只要將所有ST信號統一由f(i)控制即可。當然這樣做的前提是要求移位寄存器中存放的是各個(gè)像素點(diǎn)控制數據中的同權位,而這可通過(guò)預先的數據處理做到。
5、數據重構與存儲技術(shù)
存儲器有兩種組織方式:①組合像素法(PackedPixelMethod):即畫(huà)面上每個(gè)像素的所有位均集中存放在單個(gè)存儲體中;②位平面法(BitPlaneMethod):即像素的每一位各自存放在不同的存儲體中。由于使用了多個(gè)存儲體,它們可以一次同時(shí)讀出更多的像素信息。從兩種存儲結構來(lái)分析,利用位平面結構有利于提高LED屏的顯示效果。
整個(gè)LED顯示屏顯示控制電路結構框圖如圖3所示。其中,數據重構電路完成RGB數據的轉換,將不同像素的同權位組合在一起,然后存放在相鄰的單元中,從而以位的形式完成整個(gè)數據的重新組合。
數據重構電路主要由四大部分組成:8位數據并行傳送電路;8位并-串轉換電路;8位數據鎖存電路;8位加1計數器。R/G/B各8位數據由經(jīng)同步處理后的像素點(diǎn)頻打入并行鎖存器,8位加1計數器輸出進(jìn)位脈沖LD,將8位數據同時(shí)鎖存到8位并-串轉換電路,由時(shí)鐘控制電路完成并-串轉換電路時(shí)鐘的控制。數據經(jīng)過(guò)重構后,一個(gè)存儲體中不再是一個(gè)像素值,而是不同像素值的同權位。將所有的同權位存放在一起,從而構成以位為單位的位平面存儲結構。在讀出時(shí)必須按相反的規則取出各像素的相鄰權值。
讀寫(xiě)地址發(fā)生器必須滿(mǎn)足嚴格的時(shí)序。對同一存儲芯片來(lái)說(shuō),可將其分為N片(一個(gè)像素值用N位表示),每片表示一個(gè)位平面,像素經(jīng)過(guò)轉換向同一存儲器寫(xiě)入時(shí),首先寫(xiě)0位,再寫(xiě)1位,最后寫(xiě)N位。對于8Col×Row點(diǎn)陣的顯示屏,每個(gè)位平面存有8Col×Row位。存儲器內部組織取決于驅動(dòng)屏體上像素管的邏輯連線(xiàn)關(guān)系。根據存儲器組織,讀地址發(fā)生器由列驅動(dòng)行,再由行驅動(dòng)位;寫(xiě)地址發(fā)生器則采用由位驅動(dòng)列、列驅動(dòng)行的方式,從而可以保證讀寫(xiě)同步性,正確地同步顯示原始圖像信息。
6、邏輯電路設計中的ISP技術(shù)
在早期的LED電子顯示屏顯示控制電路中,大量采用的是常規數字電路系統設計,用數字電路組合出復雜控制邏輯。在常規數字電路系統設計中,當電路設計完成后,須先制作電路板,然后安裝元件,調試。如果電路板的邏輯功能不符合要求就必須重新設計制作電路板,再重新調試,直到實(shí)現邏輯功能為止。很顯然,這種設計方法的設計周期長(cháng),成本高,且成品可靠性差,維修麻煩。利用普通可編程的邏輯器件,雖可減少印刷電路板的設計與制作,但在修改該邏輯時(shí)仍舊不能避免器件的反復插拔。
在系統可編程技術(shù)(In-SystemProgrammable,縮寫(xiě)ISP),是指在用戶(hù)自己設計的目標系統中或電路板上為重構邏輯器件編程或反復改寫(xiě)的能力。常規PLD在使用中通常是先編程后裝配,而采用ISP技術(shù)的PLD則是先裝配后編程,成為產(chǎn)品之后還可以反復編程。在系統可編程技術(shù)的出現,從實(shí)踐上實(shí)現了邏輯設計師們多年來(lái)夢(mèng)寐以求的“硬件設計與修改軟件化”的愿望,使得數字系統面貌煥然一新。采用ISP技術(shù)后,硬件設計變得像軟件一樣易于修改,硬件的功能可以隨時(shí)加以修改或按預定的程序改變組態(tài)。這不僅擴展了器件的用途,縮短了系統調試周期,而且根除了對器件單獨編程的環(huán)節,省卻了器件編程設備,簡(jiǎn)化了目標設備的現場(chǎng)維護和升級工作。ISP技術(shù)還有一個(gè)特點(diǎn)是采用系統設計軟件進(jìn)行邏輯輸入時(shí),輸入與所選器件無(wú)關(guān)。因此,在輸入之前可選擇任何一種器件,甚至可以選擇一種“虛擬器件”(VirtualDevice)。在輸入完后,再根據仿真和適配的結果選擇器件。
ISPLSI器件是美國LATTICE公司于1992年推出的新一代高密度可編程邏輯器件,容量可達25000門(mén),具有現場(chǎng)可編程門(mén)陣列(FPGA)的容量和靈活性。它采用E2CMOS工藝,時(shí)鐘頻率可以高達180MHz,傳輸延時(shí)為5ns,低功耗,電擦除,編程內容20年不丟失,100%參數測試,可以加密。器件內部有抗“鎖定”電路,以防止出現CMOS器件中可能產(chǎn)生的有害的鎖定效應。
其它有關(guān)問(wèn)題
LED電子顯示屏一般主要由顯示單元、驅動(dòng)單元、控制單元、數傳通信單元、視頻采集單元組成。在顯示單元中,三基色LED管芯為核心器件,對于高質(zhì)量的LED電子顯示屏必須選用高質(zhì)量的LED管芯,對此應嚴格挑選波長(cháng)及發(fā)光強度一致性好的管子。從LED管芯質(zhì)量上看,日亞公司(日本)、豐田公司(日本)、光磊公司(臺灣)、HP公司的產(chǎn)品質(zhì)量上佳。在驅動(dòng)單元中應選用低功耗、長(cháng)壽命、工作范圍寬、驅動(dòng)電流大的功率器件,美國TI公司生產(chǎn)的功率器件具有較大的產(chǎn)品優(yōu)勢。在控制和通信單元中,主要為邏輯和時(shí)序控制。目前在邏輯電路設計上最先進(jìn)的技術(shù)為ISP技術(shù),美國LATTICE公司的ISP產(chǎn)品具有較大的產(chǎn)品優(yōu)勢。在視頻采集單元中,不僅要考慮高頻信息處理的噪音、畸變問(wèn)題,還要考慮VGA信號的采樣精度及各種同步信號的同步性能,這方面國內北京銀河電腦公司的LED視頻卡質(zhì)量上佳。
檢驗LED電子顯示屏的性能,主要應考察以下幾項指標:
顯示分辨率(像素點(diǎn)/平方米)
電子屏的可視距離及視角
亮度及可調性、色彩及對比度、一致性及穩定性
配光純正性,RGB非線(xiàn)性校正(γ校正)
灰度:256級
幀頻:>60幀/秒
本文引用地址:http://dyxdggzs.com/article/168143.htm
led顯示器相關(guān)文章:led顯示器原理
評論