用于軟件無(wú)線(xiàn)電12 b A/D轉換器設計
4 電路的實(shí)現和討論
使用上面提到的優(yōu)化方法,本文在SMIC 0.13 μm工藝下設計了一個(gè)滿(mǎn)足表1的運放。其版圖設計如圖5所示。對版圖提取寄生電容并進(jìn)行后仿真。其中開(kāi)環(huán)時(shí)候間的小信號仿真圖見(jiàn)圖6,可以看到,直流增益為98 dB。閉環(huán)建立時(shí)間的仿真結果見(jiàn)圖7,在4.5 ns的建立時(shí)間之內,穩定精度達到了0.02%,超過(guò)了12 b的精度要求。各項指標列于表2中,其中,仿真工具使用Spectre,模型使用BSIM3v3,根據仿真結果可以看出,本論文的設計滿(mǎn)足軟件無(wú)線(xiàn)電帶通采樣系統中12 b,100 MHz數模轉換器要求。


5 結 語(yǔ)
本文設計了一個(gè)經(jīng)過(guò)優(yōu)化的高增益,高速度運算放大器,討論了增益增強技術(shù)的基本理論和設計方法。本文討論的電路技術(shù)可以應用在軟件無(wú)線(xiàn)電系統中的高性能、低功耗模數轉換器中。
評論