基于光纖通信的分布式高速高精度數據采集系統設計
2 系統設計
2.1 采樣電路設計
系統中的采樣電路采用ADI公司的16-bitPulSAR差分ADC芯片AD7625,該芯片的采樣率最高可達6MSPS,具有93dB的優(yōu)秀信噪比。
AD7625的采樣控制與數據輸出引腳為串行LVDS接口,可與FPGA上具有LVDS特性的IO口直接相連。AD7625與采樣相關(guān)的引腳有CNV+/CNV-(IN)、CLK+/CLK-(IN)、D+/D-(OUT)三對LVDS差分信號線(xiàn)。由于前端模塊設計為6通道并行采樣,因此,可采用自時(shí)鐘接口模式(SelfClocked Interface Mode),因為這種模式下可使所有通道共用CNV與CLK信號,因而可節省不少引腳和布線(xiàn)空間。
采集模塊的光纖接收端每收到4MHz的同步采樣信息即開(kāi)始啟動(dòng)一次AD轉換,并讀取上一次的轉換結果,同時(shí)在形成幀結構后,再由光纖
發(fā)送端上傳到系統后端。AD7625的采樣時(shí)序如圖2所示。本文引用地址:http://dyxdggzs.com/article/156521.htm
完成同步采樣邏輯后,可使用嵌入式邏輯分析儀的工具Chipscope抓取FPGA內部邏輯的采樣控制信號及采樣結果,并顯示出來(lái),圖3所示的窗口顯示的就是采樣結果波形,下面的窗口為啟動(dòng)一次AD轉換后,FPGA內部的采樣控制信號的時(shí)序。
2.2 光纖通信
光纖通信可選用AVAGO公司的AFBR57M5APZ型光纖通道收發(fā)模塊,它的傳輸線(xiàn)速率可達到2.125Gb/s。每個(gè)前端采集模塊的總采樣數
據量為48MB/s,因此,經(jīng)過(guò)8B/10B編碼后,即是480Mb/s的線(xiàn)速率。另外,由于還需要上傳前端模塊當前的配置信息,因此,應將光纖的線(xiàn)速率定為500Mb/s。
評論